WWW.DISSERS.RU

БЕСПЛАТНАЯ ЭЛЕКТРОННАЯ БИБЛИОТЕКА

   Добро пожаловать!

Pages:     | 1 || 3 | 4 |   ...   | 5 |

«Семейство микроконтроллеров MSP430x1xx Руководство пользователя MSP430x1xxFamily С12 Семейство микроконтроллеров MSP430x1xx. ...»

-- [ Страница 2 ] --

Копирование закончено … … *NOP Нет операции NOP Синтаксис Операция не выполняется MOV #0, R Эмуляция Никакая операция не выполняется. Команда может использоваться для Описание исключения команд в ходе проверки программного обеспечения или для задания необходимого времени ожидания.

Биты статуса Биты статуса не изменяются Команда NOP главным образом используется в двух случаях:

– сохранение одного, двух или трех слов памяти;

– корректировка программных временных интервалов.

Примечание: эмуляция команды NOP.

Другие команды могут эмулировать функцию NOP, позволяя получать различное количество циклов команды и слов кода. Ниже представлены неко торые примеры:

MOV #0,R3 ;

1 цикл, 1 слово MOV 0(R4),0(R4) ;

6 циклов, 3 слова MOV @R4,0(R4) ;

5 циклов, 2 слова BIC #0,EDE(R4) ;

4 цикла, 2 слова JMP $+2 ;

2 цикла, 1 слово BIC #0,R5 ;

1 цикл, 1 слово Однако, нужно соблюдать осторожность при использовании этих приме ров, чтобы избежать непредсказуемых результатов. К примеру, при использо вании команды MOV 0(R4), 0(R4), когда R4 содержит значение 120h, произой дет нарушение защиты сторожевого таймера (адрес 120h), потому что не будет использован ключ защиты.

*POP[.W] Снятие со стека слова в получатель *POP.B Снятие со стека слова в получатель POP dst POP.B dst Синтаксис @SP temp SP + 2 SP Операция temp dst Библиотека Компэла MSP430x1xxFamily MOV @SP+, dst или MOV.W @SP+, dst MOV.B @SP+, dst Эмуляция Содержимое стека, на которое указывает указатель стека (TOS) помещается в Описание получатель. Затем указатель стека инкрементируется на два.

Биты статуса Биты статуса не изменяются Восстановление из стека содержимого регистра R7 и регистра статуса.

Пример POP R7 ;

Восстановление R POP SR ;

Восстановление регистра статуса Восстановление из стека содержимого байта ОЗУ LEO.

Пример POP.B LEO ;

Младший байт помещается из стека в LEO Восстановление из стека содержимого регистра R7.

Пример POP.B R7 ;

Младший байт помещается из стека в R7, ;

старший байт регистра R7 равен 00h Восстановление из стека содержимого ячейки памяти, указанной в регистре R7 и содержимого регистра статуса.

POP.B 0(R7) ;

Младший байт помещается из стека ;

в байт, который указан в регистре R ;

Пример: R7=203h Пример ;

Mem(R7) = младший байт ;

системного стека ;

Пример: R7=20Ah ;

Mem(R7) = младший байт ;

системного стека POP SR Примечание: указатель системного стека Указатель системного стека (SP) всегда инкрементируется на два, незави симо от наличия суффикса байта.

PUSH[.W] Помещение слова в стек PUSH.B Помещение байта в стек PUSH src или PUSH.W src PUSH.B src Синтаксис SP - 2 SP Операция src @SP Указатель стека декрементируется на два, затем операнд источника помеща Описание ется в слово ОЗУ, адрес которого содержит указатель стека (TOS).

Биты статуса Биты статуса не изменяются Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Содержимое регистра статуса и регистра R8 сохраняются в стеке.

Пример PUSH SR ;

сохранение регистра статуса PUSH R8 ;

сохранение регистра R Сохранение содержимого периферии TCDAT в стеке.

PUSH.B &TCDAT ;

сохранение в стеке данных Пример ;

из 8-разрядного периферийного ;

модуля, адресованного TCDAT Примечание: указатель системного стека Указатель системного стека (SP) всегда декрементируется на два, незави симо от наличия суффикса байта.

Библиотека Компэла 16-разрядное RISC CPU Раздел III.

*RET Возврат из подпрограммы RET Синтаксис @SP PC Операция SP + 2 SP MOV @SP+, PC Эмуляция Адрес возврата, помещенный в стек командой CALL посылается в счетчик Описание команд. Программа продолжается с адреса кода, следующего за адресом команды вызова подпрограммы.

Биты статуса Биты статуса не изменяются RETI Возврат из прерывания RETI Синтаксис TOS SR, SP + 2 SP, TOS PC, SP + 2 SP Операция Регистр состояния восстанавливает свое исходное значение, существовавшее до начала процедуры обработки прерывания, замещая текущее содержимое SR содержимым TOS. Указатель стека (SP) инкрементируется на два. Счетчик Описание команд восстанавливает свое исходное значение, имевшееся до начала об работки прерывания. Это следующий шаг после прерывания нормального хода программы. Восстановление выполняется путем замещения текущего содержимого PC содержимым TOS. Указатель стека (SP) инкрементируется.

N: восстанавливается из системного стека Z: восстанавливается из системного стека Биты статуса C: восстанавливается из системного стека V: восстанавливается из системного стека Биты режима Биты OSCOFF, CPUOFF и GIE восстанавливаются из системного стека *RLA[.W] Арифметическая ротация влево *RLA.B Арифметическая ротация влево RLA dst или RLA.W dst Синтаксис RLA.B dst C MSB MSB–1 … LSB+1 LSB Операция ADD dst, dst Эмуляция ADD.B dst, dst Операнд получателя сдвигается влево на одну позицию, как показано на рис.

3.14. Старший бит MSB сдвигается в бит переноса (С), а в младший бит LSB Описание записывается «0». Команда RLA действует как умножение со знаком на 2.

Переполнение происходит, если dst 04000h и dst < 0C000h перед выполне нием операции: результат меняет знак.

Библиотека Компэла MSP430x1xxFamily Рис. 3-13. Прерывание главной программы Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный Устанавливается, если результат «0», в противном случае сбрасы Z:

вается C: Загружается из MSB Биты статуса Устанавливается, если произошло арифметическое переполнение:

исходное значение 04000h dst < 0C000h;

в противном случае сбрасывается V:

Устанавливается, если произошло арифметическое переполнение:

исходное значение 040h dst <0C0h;

в противном случае сбрасы вается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Рис. 3-14. Операнд получателя – арифметический сдвиг влево Библиотека Компэла 16-разрядное RISC CPU Раздел III.

Содержимое регистра R7 умножается на 2.

Пример RLA R7 ;

Сдвиг влево R7 (умножение на 2) Младший байт регистра R7 умножается на 4.

RLA.B R7 ;

Сдвиг влево младшего байта R Пример ;

(умножение на 2) RLA.B R7 ;

Сдвиг влево младшего байта R ;

(умножение на 4) Примечание: замена RLA Ассемблер не распознает команду:

RLA @R5+ и RLA.B @R5+ Вместо неё должна использоваться следующая команда:

ADD @R5+,-2(R5) и ADD.B @R5+,-1(R5) *RLС[.W] Арифметическая ротация влево через перенос *RLС.B Арифметическая ротация влево через перенос RLС dst или RLС.W dst Синтаксис RLС.B dst C MSB MSB–1 … LSB+1 LSB С Операция ADDС dst, dst Эмуляция Операнд получателя сдвигается влево на одну позицию, как показано на Описание рис. 3.15. Бит переноса (С) сдвигается в младший бит LSB, а старший бит MSB сдвигается в бит переноса (С).

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный Устанавливается, если результат «0», в противном случае сбрасы Z:

вается C: Загружается из MSB Биты статуса Устанавливается, если произошло арифметическое переполнени еисходное значение 04000h dst < 0C000h;

в противном случае сбрасывается V:

Устанавливается, если произошло арифметическое переполне ниеисходное значение 040h dst < 0C0h;

в противном случае сбрасывается Рис. 3-15. Операнд получателя – сдвиг влево через перенос Библиотека Компэла MSP430x1xxFamily Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Содержимое регистра R5 сдвигается влево на одну позицию.

Пример RLC R5 ;

(R52)+C R Данные с входа P1IN.1 сдвигаются в младший бит LSB регистра R5.

Пример BIT.B #2,&P1IN ;

данные в бит переноса (Сarry) RLC R5 ;

Carry=P0in.1 в LSB регистра R Содержимое MEM (LEO) сдвигается влево на одну позицию.

Пример RLC.B LEO ;

Mem(LEO)2+C Mem(LEO) Примечание: эмуляция RLC и RLC.B Ассемблер не распознает команду:

RLC @R5+ Вместо неё должна использоваться следующая команда:

ADDC @R5+,-2(R5) RRA[.W] Арифметическая ротация вправо RRA.B Арифметическая ротация вправо RRA dst или RRA.W dst Синтаксис RRA.B dst MSB MSB, MSB MSB-1, … LSB+1 LSB, LSB С Операция Операнд получателя сдвигается вправо на одну позицию, как показано на Описание рис. 3.16. Старший бит MSB сдвигается сам в себя и в бит MSB-1, бит LSB+ сдвигается в младший бит LSB.

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный Устанавливается, если результат «0», в противном случае сбрасы Z:

Биты статуса вается C: Загружается из LSB V: Сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Содержимое регистра R5 сдвигается вправо на одну позицию. Старший бит MSB сохраняет старое значение. Эта операция эквивалентна арифметическо Пример му делению на 2.

RRA R5 ;

R5/2 R Рис. 3-16. Операнд получателя – арифметический сдвиг вправо Библиотека Компэла 16-разрядное RISC CPU Раздел III.

;

Содержимое R5 умножается на 0.75 (0.5 + 0.25).

;

PUSH R5 ;

Временное сохранение R5 с помощью стека RRA R5 ;

R50.5 R ADD @SP+,R5 ;

R50.5 + R5 = 1.5R5 R RRA R5 ;

(1.5R5)0.5 = 0.75R5 R … Содержимое младшего байта регистра R5 сдвигается вправо на одну пози цию. Старший бит MSB сохраняет старое значение. Эта операция эквивалент на арифметическому делению на 2.

RRA.B R5 ;

R5/2 R5: операция производится ;

только с младшим байтом, старший байт Пример ;

R5 сброшен PUSH.B R5 ;

R50.5 TOS RRA.B @SP ;

TOS0.5 = 0.5R50.5 = 0.25R5 TOS ADD.B @SP+,R5 ;

R50.5 + R50.25 = 0.75R5 R … RRC[.W] Ротация вправо через перенос RRC.B Ротация вправо через перенос RRC dst или RRC.W dst Синтаксис RRC.B dst C MSB MSB-1 … LSB+1 LSB С Операция Операнд получателя сдвигается вправо на одну позицию, как показано на Описание рис. 3.17. Бит переноса (С) сдвигается в старший бит MSB, младший бит LSB сдвигается в бит переноса (С).

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный Устанавливается, если результат «0», в противном случае сбрасы Z:

вается Биты статуса C: Загружается из LSB Устанавливается, если исходное содержимое положительно и бит V: переноса перед выполнением операции установлен, в противном случае сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Рис. 3-17. Операнд получателя – сдвиг вправо через перенос Библиотека Компэла MSP430x1xxFamily Содержимое регистра R5 сдвигается вправо на одну позицию. В старший бит MSB загружается «1».

Пример SETC ;

Подготовка бита переноса для MSB RRС R5 ;

R5/2 + 8000h R Содержимое регистра R5 сдвигается вправо на одну позицию. В старший бит MSB загружается «1».

Пример SETC ;

Подготовка бита переноса для MSB RRС.B R5 ;

R5/2 + 80h R5 ;

используется младший ;

байт R *SBC[.W] Вычитание заема/.NOT. переноса из получателя *SBC.B Вычитание заема/.NOT. переноса из получателя SBC dst или SBC.W dst Синтаксис SBC.B dst dst + 0FFFFh + C dst Операция dst + 0FFh + C dst SUBC #0, dst Эмуляция SUBC.B #0, dst Бит переноса (С) прибавляется к операнду получателя минус один. Предыду Описание щее содержимое получателя теряется.

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный Устанавливается, если результат «0», в противном случае сбрасы Z:

вается Биты статуса Устанавливается, если есть перенос из старшего бита MSB резуль C: тата, сбрасывается в противном случае. Устанавливается в «1», если заема нет;

сбрасывается, если заем есть.

Устанавливается, если произошло арифметическое переполнение, V:

в противном случае сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Содержимое 16-разрядного счетчика, указанного в R13, вычитается из 32 разрядного счетчика, указанного в R12:

Пример SUB @R13,0(R12) ;

Вычитание LSD SBC 2(R12) ;

Вычитание переноса из MSD Содержимое 8-разрядного счетчика, указанного в R13, вычитается из 16-раз рядного счетчика, указанного в R12:

Пример SUB.B @R13,0(R12) ;

Вычитание LSD SBC.B 1(R12) ;

Вычитание переноса из MSD Примечание: реализация заема Заем обрабатывается как.NOT. переноса:

Заем Да Нет Бит переноса 0 Библиотека Компэла 16-разрядное RISC CPU Раздел III.

*SETC Установка бита переноса SETC Синтаксис 1 С Операция BIS #1, SR Эмуляция Описание Устанавливается бит переноса (С).

N: Не изменяется Z: Не изменяется Биты статуса C: Устанавливается V: Не изменяется Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Эмуляция десятичного вычитания: Десятичное вычитание R5 из R6. Принимается, что R5=3987 и R6=4137:

DSUB ADD #6666h,R5 ;

Пересылка содержимого R ;

от 0-9 к 6-0Fh ;

R5=03987+6666=09FEDh INV R5 ;

Инвертирование R ;

(результат назад к 0-9) Пример ;

R5=.NOT. R5=06012h SETC ;

Подготовка переноса ;

carry= DADD R5,R6 ;

Эмулирование вычитания ;

сложением:

;

(1000-R5-1) ;

R6=R6+R5+ ;

R6=4137+06012+1=1 0150= *SETN Установка бита отрицания SETN Синтаксис 1 N Операция BIS #4, SR Эмуляция Описание Устанавливается бит отрицания (N).

N: Устанавливается Z: Не изменяется Биты статуса C: Не изменяется V: Не изменяется Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются *SETZ Установка бита нуля SETZ Синтаксис 1 Z Операция BIS #2, SR Эмуляция Описание Устанавливается бит нуля (Z).

Библиотека Компэла MSP430x1xxFamily N: Не изменяется Z: Устанавливается Биты статуса C: Не изменяется V: Не изменяется Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются SUB[.W] Вычитание источника из получателя SUB.B Вычитание источника из получателя SUB src, dst или SUB.W src,dst Синтаксис SUB.B src,dst dst +.NOT.src + 1 dst или [(dst – src dst)] Операция Операнд источника вычитается из операнда получателя путем прибавления дополнения до единицы операнда источника и константы «1» к операнду Описание получателя. Операнд источника не изменяется. Предыдущее содержимое получателя теряется.

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный.

Устанавливается, если результат «0», в противном случае сбрасы Z:

вается.

Устанавливается, если есть перенос из старшего бита MSB резуль Биты статуса тата, в противном случае сбрасывается.

C:

Устанавливается в «1», если нет заема;

сбрасывается, если был заем.

Устанавливается, если произошло арифметическое переполнение, V:

в противном случае сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Пример См. пример для команды SBC Пример См. пример для команды SBC.B Примечание: обработка заема как.NOT.

Заем обрабатывается как операция.NOT. переноса:

Заем Да Нет Бит переноса 0 SUBС[.W], Вычитание источника и заема/.NOT. переноса из получателя SBB[.W] SUBC.B, Вычитание источника и заема/.NOT. переноса из получателя SBB.B SUBС src, dst или SUBС.W src, dst или SBB src, dst или SBB.W src, dst Синтаксис SUBC.B src, dst или SBB.B src, dst dst +.NOT.src + C dst или [(dst – src – 1 + C Операция dst)] Библиотека Компэла 16-разрядное RISC CPU Раздел III.

Операнд источника вычитается из операнда получателя путем прибавления дополнения до единицы операнда источника и бита переноса (С) к операнду Описание получателя. Операнд источника не изменяется. Предыдущее содержимое получателя теряется.

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный.

Устанавливается, если результат «0», в противном случае сбрасы Z:

вается.

Биты статуса Устанавливается, если есть перенос из старшего бита MSB резуль C: тата, в противном случае сбрасывается.Устанавливается в «1», если нет заема;

сбрасывается, если был заем.

Устанавливается, если произошло арифметическое переполнение, V:

в противном случае сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Вычитаются две мантиссы (24-разрядные) с плавающей точкой. Младшие байты LSB находятся в R13 и R10, старшие байты MSB находятся в R12 и R9.

Пример SUB.W R13,R10 ;

16-разрядная часть, LSB SUBC.B R12,R9 ;

8-разрядная часть, MSB Содержимое 16-разрядного счетчика, указанного в R13, вычитается из 16 разрядного счетчика, находящегося в регистрах R10 и R11(MSD).

SUB.B @R13+,R10 ;

Вычитание младших байтов LSB без ;

переноса Пример SUBC.B @R13,R11 ;

Вычитание старших байтов MSB ;

с переносом, … ;

возникшим в результате ;

выполнения … ;

операции над младшими байтами LSB Примечание: реализация заема Заем обрабатывается как операция.NOT. переноса:

Заем Да Нет Бит переноса 0 SWPB Обмен байтами SWPB dst Синтаксис Операция Биты с 15 по 8 « биты с 7 по Старший и младший байты операнда получателя меняется местами, как Описание показано на рис. 3. Биты статуса Биты статуса не изменяются Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются MOV #040BFh,R7 ;

0100000010111111 R Пример SWPB R7 ;

1011111101000000 в R Библиотека Компэла MSP430x1xxFamily Содержимое R5 умножается на 255. Результат сохраняется в R5, R4.

SWPB R5 ;

MOV R5, R4 ;

копирование значения после обмена Пример ;

в R BIC #0FF00h, R5 ;

корректировка результата BIC #00FFh, R4 ;

корректировка результата Рис. 3-18. Обмен байтов в операнде получателя SXT Распространение знака Синтаксис SXT dst Бит 7 в биты с 8 по Операция Знак младшего байта распространяется в старшем байте, как показано на Описание рис. 3.19.

Биты статуса Биты статуса не изменяются Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный.

Устанавливается, если результат «0», в противном случае сбрасы Z:

вается.

Биты статуса Устанавливается, если результат не ноль, в противном случае сбра C:

сывается (.NOT. Zero) V: Сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются В R7 загружается значение P1IN. Команда распространения знака выполняет операцию развертывания значения бита 7 в биты с 8 по 15.

Пример MOV.B &P1IN,R7 ;

P1IN = 080h:........ 1000 SXT R7 ;

R7 = 0FF80h: 1111 1111 1000 Библиотека Компэла 16-разрядное RISC CPU Раздел III.

Рис. 3-19. Распространение знака операнда получателя *TST[.W] Проверка получателя *TST.B Проверка получателя TST dst или TST.W dst Синтаксис TST.B dst dst + 0FFFFh + Операция dst + 0FFh + CMP #0, dst Эмуляция CMP.B #0, dst Операнд получателя сравнивается с нулем. Биты статуса устанавливаются в Описание соответствии с результатом сравнения. Получатель не изменяется.

Устанавливается, если результат отрицательный;

сбрасывается, N:

если положительный.

Устанавливается, если результат содержит «0», в противном случае Z:

Биты статуса сбрасывается.

C: Устанавливается V: Сбрасывается Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Проверяется R7. Если его содержимое отрицательно, программа продол жается с метки R7NEG;

если положительно, но не равно нулю, выполняется переход к метке R7POS.

TST R7 ;

проверка R Пример JN R7NEG ;

содержимое R7 отрицательно JZ R7ZERO ;

R7 содержит ноль R7POS … ;

содержимое R7 положительное, но не R7NEG … ;

содержимое R7 отрицательное R7ZERO … ;

R7 содержит ноль Библиотека Компэла MSP430x1xxFamily Проверяется младший байт регистра R7. Если его содержимое отрицательно, программа продолжается с метки R7NEG;

если положительно, но не равно нулю, выполняется переход к метке R7POS.

TST.B R7 ;

проверка младшего байта R JN R7NEG ;

младший байт R7 отрицателен Пример JZ R7ZERO ;

младший байт R7 содержит ноль R7POS … ;

младший байт R7 положителен, ;

но не R7NEG … ;

младший байт R7 отрицателен R7ZERO … ;

младший байт R7 содержит ноль XOR[.W] Исключающее «ИЛИ» источника и получателя XOR.B Исключающее «ИЛИ» источника и получателя XOR src, dst или XOR.W src, dst Синтаксис XOR.B src, dst src.XOR. dst dst Операция Над операндами источника и получателя выполняется операция логического Описание «ИЛИ» (OR). Результат помещается в получатель. Операнд источника не изменяется.

Устанавливается, если установлен MSB результата;

сбрасывается, N:

если не установлен.

Устанавливается, если результат содержит «0», в противном случае Z:

сбрасывается.

Биты статуса Устанавливается, если результат не ноль, в противном случае сбра C:

сывается (=.NOT. Zero) V: Устанавливается, если оба операнда отрицательны Биты режима Биты OSCOFF, CPUOFF и GIE не изменяются Биты, установленные в регистре R6 переключают биты в слове ОЗУ TONI.

XOR R6,TONI ;

Переключение битов слова TONI Пример ;

в соответствии с битами, ;

установленными в R Биты, установленные в регистре R6 переключают биты в байте ОЗУ TONI.

XOR.B R6,TONI ;

Переключение битов байта TONI Пример ;

в соответствии с битами, ;

установленными в младшем байте ;

регистра R Обнуление битов в младшем байте регистра R7, которые отличаются от соот ветствующих битов байта ОЗУ EDE.

Пример XOR.B EDE,R7 ;

Установка отличающихся битов в «1» INV.B R7 ;

Инвертирование младшего байта R7, ;

в старшем байтe «0h» Библиотека Компэла 16-разрядное RISC CPU Раздел III.

3.4.4. Командные циклы и длина команд Число тактовых циклов ЦПУ, требуемых для выполнения команды, опре деляется форматом команды и используемым режимом адресации, и не зави сит, собственно, от команды. Понятие количества тактовых циклов относится к MCLK.

Циклы прерывания и сброса В таблице 3.14 приведено количество циклов ЦПУ для обслуживания пре рывания и сброса.

Таблица 3.14. Циклы прерывания и сброса Действие Количество циклов Длина команды Возврат из прерывания (RETI) Получение прерывания 6– Сброс WDT 4– Сброс (nonRST/NMI) 4– Циклы команд формата-II (один операнд) и их длина В таблице 3.15 приводится длина и необходимое количество циклов ЦПУ для всех адресных режимов команд формата-II.

Таблица 3.15. Количество циклов и длина команд формата-II Действие Режим Длина Пример RRA, RRC, SWPB, адресации команды PUSH CALL SXT SWPB R Rn 13 4 RRC @R @Rn 34 4 SWPB @R10+ @Rn+ 34 5 CALL #0F000h #N См. прим. 4 5 CALL 2(R7) X(Rn) 45 5 PUSH EDE EDE 45 5 SXT &EDE &EDE 45 5 Примечание: команда формата-II в непосредственном режиме адресации Не следует использовать команды RRA, RRC и SXT с непосредственным режимом в поле получателя. Их использование в непосредственном режиме приведет к выполнению непредсказуемой программной операции.

Библиотека Компэла MSP430x1xxFamily Циклы команд формата-III (команды перехода) и их длина Все команды перехода требуют одно слово кода и при выполнении ис пользуют два цикла ЦПУ, независимо от того, сделан переход или нет.

Циклы команд формата-I (двойной операнд) и их длина В таблице 3.16 приводится длина и необходимое количество циклов ЦПУ для всех адресных режимов команд формата-I.

Таблица 3.16. Количество циклов и длина команд формата-I Режим адресации Количество Длина Пример циклов команды Src Dst MOV R5,R Rm 1 BR R PC 2 ADD R5,4(R6) Rn x(Rm) 4 XOR R8,EDE EDE 4 MOV R5,&EDE &EDE 4 AND @R4,R Rm 2 BR @R PC 3 XOR @R5,8(R6) @Rn x(Rm) 5 MOV @R5,EDE EDE 5 XOR @R5,&EDE &EDE 5 ADD @R5+,R Rm 2 BR @R9+ PC 3 XOR @R5,8(R6) @Rn+ x(Rm) 5 MOV @R9+,EDE EDE 5 XOR @R9+,&EDE &EDE 5 MOV #20,R Rm 2 BR #2AEh PC 3 MOV #0300h,0(SP) #N x(Rm) 5 ADD #33,EDE EDE 5 ADD #33,&EDE &EDE 5 MOV 2(R5),R Rm 3 BR 2(R6) PC 3 MOV 4(R7),TONI x(Rn) TONI 6 ADD 4(R4),6(R9) x(Rm) 6 MOV 2(R4),&TONI &TONI 6 Библиотека Компэла 16-разрядное RISC CPU Раздел III.

Таблица 3.16. (Окончание) Режим адресации Количество Длина Пример циклов команды Src Dst AND EDE,R Rm 3 BR EDE PC 3 CMP EDE,TONI EDE TONI 6 MOV EDE,0(SP) x(Rm) 6 MOV EDE,&TONI &TONI 6 MOV &EDE,R Rm 3 BRA &EDE PC 3 MOV &EDE,TONI &EDE TONI 6 MOV &EDE,0(SP) x(Rm) 6 MOV &EDE,&TONI &TONI 6 3.4.5. Описание набора команд Карта команд показана на рис. 3.20, а полный набор команд приведен в таблице 3.17.

000 040 080 0С0 100 140 180 1С0 200 240 280 2С0 300 340 380 3С 0xxx 4xxx 8xxx Cxxx RRC RRC.B SWPB RRA RRA.B SXT PUSH PUSH.B CALL RETI 1xxx 14xx 18xx 1Cxx JNE/JNZ 20xx JEQ/JZ 24xx JNC 28xx JC 2Cxx JN 30xx JGE 34xx JL 38xx JMP 3Cxx MOV, MOV.B 4xxx ADD, ADD.B 5xxx ADDC, ADDC.B 6xxx SUBC, SUBC.B 7xxx SUB, SUB.B 8xxx CMP, CMP.B 9xxx DADD, DADD.B Axxx BIT, BIT.B Bxxx BIC, BIC.B Cxxx BIS, BIS.B Dxxx XOR, XOR.B Exxx AND, AND.B Fxxx Рис. 3-20. Карта команд ядра Библиотека Компэла MSP430x1xxFamily Таблица 3.17. Набор команд MSP Мнемоника Описание V N Z C Сложение бита С с ADC(.B)* dst dst + C dst * * * * получателем Сложение источни ADD(.B) src,dst src + dst dst * * * * ка с получателем Сложение источ ADDC(.B) src,dst src + dst + C dst ника и бита С с * * * * получателем Операция «И» AND(.B) src,dst источника и полу- src.and. dst dst 0 * * * чателя Очистка битов в BIC(.B) src,dst.not.src.and. dst dst - - - получателе Установка битов в BIS(.B) src,dst src.or. dst dst - - - получателе Проверка битов в BIT(.B) src,dst src.and. dst 0 * * * получателе Переход по назна BR* dst dst PC - - - чению CALL dst PC + 2 stack, dst PC - - - Вызов получателя CLR(.B)* dst 0 dst Очистка получателя - - - CLRC* 0 C Очистка бита С - - - CLRN* 0 N Очистка бита N - 0 - CLRZ* 0 Z Очистка бита Z - - 0 Сравнение источни CMP(.B) src,dst dst – src * * * * ка и получателя Десятичное сло dst + c dst (десяти DADC(.B)*dst жение бита С с * * * * чное) получателем Десятичное сло src + dst + C dst (де жение источника DADD(.B) src,dst * * * * и бита С с получа- сятичное) телем Декремент полу DEC(.B)* dst dst - 1 dst * * * * чателя Библиотека Компэла 16-разрядное RISC CPU Раздел III.

Таблица 3.17. (Продолжение) Мнемоника Описание V N Z C Двойной декремент dst - 2 dst DECD(.B)*dst * * * * получателя Запрещение преры DINT* 0 GIE - - - ваний Разрешение преры EINT* 1 GIE - - - ваний Инкремент полу INC(.B)* dst dst + 1 dst * * * * чателя Двойной инкремент dst + 2 dst INCD(.B)*dst * * * * получателя Инвертирование INV(.B)* dst.not.dst dst * * * * получателя Переход, если С ус тановлен / переход JC/JHS label - - - если наивысший или такой же Переход, если равно JEQ/JZ label / переход если Z - - - установлен Переход, если боль JGE label - - - ше или равно Переход, если JL label - - - меньше JMP label PC + 2 смещение PC - - - Переход Переход, если N JN label - - - установлен Переход, если С не JNC/JLO label установлен / пере- - - - ход если низший Переход, если не JNE/JNZ label равно, переход если - - - Z не установлен Пересылка источни MOV(.B) src,dst src dst - - - ка в получатель NOP* Нет операции - - - Библиотека Компэла MSP430x1xxFamily Таблица 3.17. (Окончание) Мнемоника Описание V N Z C Снятие элемента со POP(.B)* dst @SP dst, SP + 2 SP - - - стека в получатель Помещение источ PUSH(.B) src SP - 2 SP, src @SP - - - ника в стек Возврат из подпро RET* @SP PC, SP + 2 SP - - - граммы Возврат из преры RETI * * * * вания Арифметическая RLA(.B)* dst * * * * ротация влево Ротация влево RLC(.B)* dst * * * * через С Арифметическая RRA(.B) dst 0 * * * ротация вправо Ротация вправо RRC(.B) dst * * * * через С Вычитание not(C) из dst + 0FFFFh + C dst SBC(.B)* dst * * * * получателя SETC* 1 C Установка С - - - SETN* 1 N Установка N - 1 - SETZ* 1 C Установка Z - - 1 Вычитание источни SUB(.B) src,dst dst +.not.src + 1 dst * * * * ка из получателя Вычитание источ SUBC(.B) src,dst dst +.not.src + C dst ника и not(C) из * * * * получателя SWPB dst Обмен байтов - - - Распространение SXT dst 0 * * * знака Проверка получа TST(.B)* dst dst + 0FFFFh + 0 * * теля Исключающее XOR(.B) src,dst src.xor. dst dst «ИЛИ» источника и * * * * получателя *Эмулированные команды Библиотека Компэла Основной модуль тактирования Раздел IV.

MSP430x1xxFamily MSP430x1xxFamily Основной модуль тактирования Основной модуль тактирования обеспечивает тактирование устройств семейства MSP430x1xx. В этом разделе описывается работа с основным мо дулем тактирования. Этот модуль реализован во всех устройствах семейства MSP430x1xx.

4.1. Введение в основой модуль тактирования Основной модуль тактирования имеет низкую стоимость и ультранизкое энергопотребление. Используя три внутренних тактовых сигнала, пользователь может выбрать наилучший баланс соотношения производительности и малой потребляемой мощности. Основной модуль тактирования может быть про граммно сконфигурирован на работу без использования внешних компонент, с одним внешним резистором, с одним или двумя внешними кристаллами или резонаторами.

Основной модуль тактирования включает в себя два или три источника так товых импульсов:

• LFXT1CLK: низкочастотный / высокочастотный осциллятор, который мо жет использоваться как с низкочастотными часовыми кристаллами на 32768 Гц или стандартными кристаллами или резонаторами в диапазоне от 450 кГц до 8 МГц.

• XT2CLK: дополнительный высокочастотный осциллятор может исполь зоваться со стандартными кристаллами, резонаторами или внешними источниками тактовых сигналов в диапазоне от 450 кГц до 8 МГц.

• DCOCLK: встроенный осциллятор с цифровым управлением (DCO) с ха рактеристикой RC-типа.

От основного модуля тактирования можно получить три тактовых сиг нала:

• ACLK: вспомогательное тактирование. Модуль ACLK – это буферизиро ванный LFXT1CLK источник тактовых импульсов с делителем на 1, 2, или 8. ACLK программно выбирается для конкретных периферийных мо дулей.

• MCLK: основное тактирование. Модуль MCLK программно выбирается как LFXT1CLK, XT2CLK (если доступен) или DCOCLK. MCLK делится на 1, 2, или 8. MCLK используется ЦПУ и системой.

• SMCLK: второстепенное тактирование. Модуль SMCLK программно вы бирается как LFXT1CLK, XT2CLK (если доступен) или DCOCLK. SMCLK де лится на 1, 2, 4 или 8. SMCLK программно выбирается для конкретных периферийных модулей.

Блок-схема основного модуля тактирования показана на рис. 4.1.

Библиотека Компэла Основной модуль тактирования Раздел IV.

Рис. 4-1. Блок-схема основного тактирования Примечание: XT2 осциллятор Осциллятор XT2 отсутствует в устройствах MSP430x11xx и MSP430x12xx.

Вместо XT2CLK используется LFXT1CLK.

4.2. Функционирование основного модуля тактирования После сигнала PUC источником для модулей MCLK и SMCLK является DCOCLK c частотой около 800 кГц (см. параметры в справочном руководстве конкретного устройства) и LFXT1 для модуля ACLK в режиме LF.

Управляющие биты регистра статуса SCG0, SCG1, OSCOFF и CPUOFF конфи гурируют рабочие режимы MSP430 и позволяют включать или отключать отде льные части основного модуля тактирования. См. раздел «Сброс, прерывания и рабочие режимы». С помощью регистров DCOCTL, BCSCTL1 и BCSCTL2 осущест вляется конфигурирование основного модуля тактирования.

Основное тактирование может конфигурироваться и реконфигурироваться программным обеспечением в любой момент времени в ходе выполнения про граммы, например:

Библиотека Компэла MSP430x1xxFamily BIS.B #RSEL2+RSEL1+RSEL0,&BCSCTL BIS.B #DCO2+DCO1+DCO0,&DCOCTL ;

установка ;

максимальной ;

частоты DCO 4.2.1. Возможности основного модуля тактирования в приложениях с малым потреблением мощности В приложениях на основе MSP430x1xx с питанием от батарей обычно су ществуют следующие противоречивые требования:

• Низкая тактовая частота для экономии энергии и увеличения времени ра боты от батарей;

• Высокая тактовая частота для быстрой реакции на события и обеспечения возможности быстрой обработки информации Основной модуль тактирования позволяет пользователю обходить выше перечисленные противоречия путем выбора наиболее оптимального из трех возможных сигналов тактирования: ACLK, MCLK и SMCLK. Для оптимальной производительности с низким энергопотреблением модуль ACLK может быть сконфигурирован на работу от часового кристалла на 32768 Гц, обеспечива ющим стабильное тактирование для системы и малое потребление в режиме ожидания. MCLK может настраиваться на работу от интегрированного модуля DCO, который активируется только при появлении запроса на обработку пре рывания. SMCLK можно конфигурировать на работу как от часового кристалла, так и от DCO, в зависимости от требований периферии. Гибкое распределение тактовых сигналов и наличие система деления тактовой частоты обеспечивает тонкую настройку индивидуальных потребностей тактирования.

4.2.2. Осциллятор LFXT В режиме LF (XTS=0) осциллятор LFXT1 обеспечивает ультранизкое пот ребление тока при использовании часового кристалла на 32768 Гц. Часовой кристалл подключается к выводам XIN и XOUT без каких-либо дополнительных компонентов. При работе осциллятора LFXT1 в режиме LF используются внут ренние нагрузочные конденсаторы на 12 пФ. Они включаются последовательно, обеспечивая нагрузку 6 пФ, необходимую для стандартного кристалла 32768 Гц.

При необходимости могут быть добавлены дополнительные конденсаторы.

Осциллятор LFXT1 также поддерживает высокочастотные кристаллы или ре зонаторы, когда находится в режиме HF (XTS=1). Высокоскоростные кристаллы или резонаторы подключаются к выводам XIN и XOUT и нуждаются в использовании вне шних конденсаторов на обоих выводах. Параметры конденсаторов должны соответс твовать требованиям, приведенным в спецификациях кристаллов или резонаторов.

LFXT1 может использоваться с внешним источником тактового сигнала, который подаётся на вывод XIN и в LF и в HF режимах. В этом случае, частота внешнего тактово го сигнала должна соответствовать параметрам, указанным для выбранного режима.

Библиотека Компэла Основной модуль тактирования Раздел IV.

Программное обеспечение может отключить осциллятор LFXT1 установкой OSCOFF, если этот сигнал не используется в качестве источника для SMCLK или MCLK, как показано на рис. 4.2.

Рис. 4-2. Сигналы выключения осциллятора LFXT Примечание: характеристики осциллятора LFXT Низкочастотным кристаллам, в зависимости от типа, часто требуются сотни миллисекунд для старта. Это допускается для осциллятора LFXT1 в LF режиме.

Осцилляторы с ультранизким потреблением, такие как LFXT1 в режиме LF не обходимо защищать от шумов других источников. Кристалл следует размещать как можно ближе к MSP430 с заземленной площадкой под ним, а трассировку провод ников от кристалла выполнять с защитными заземляющими проводниками.

При работе осциллятора LFXT1 в режиме LF требуется подключение резис тора 5,1 МОм между выводами Xout и Vss, когда Vcc < 2,5 В.

4.2.3. Осциллятор XT Некоторые устройства имеют второй кристаллический осциллятор XT2. XT является источником сигнала XT2CLK, а его характеристики идентичны LFXT1 в режиме HF. Бит XT2OFF отключает осциллятор XT2, если XT2CLK не использует ся для MCLK или SMCLK, как показано на рис. 4.3.

XT может быть использован с внешним источником тактирования, который подключается к выводу XT2IN. Частота внешнего тактового сигнала выбирается в соответствии с параметрами XT2.

4.2.4. Осциллятор с цифровым управлением (DCO) DCO представляет собой интегрированный автогенератор с характеристи кой RC-типа. Как у любого осциллятора RC-типа, его частота зависит от темпера туры, напряжения и отличается от устройства к устройству. Частота DCO может подстраиваться программным обеспечением с помощью битов DCOx, MODx и Библиотека Компэла MSP430x1xxFamily Рис. 4-3. Сигналы выключения осциллятора XT RSELx. Цифровое управление осциллятором позволяет стабилизировать часто ту, несмотря на характеристику RC-типа.

Отключение DCO Программное обеспечение может отключать DCOCLK, когда он не исполь зуется в качестве источника для SMCLK или MCLK, как показано на рис. 4.4.

Рис. 4-4. Включение/выключение DCO Подстройка частоты DCO После сигнала PUC для DCO генератора выбирается встроенный резистор, уста навливаются значения RSELx=4 и DCOx=3, в результате DCO стартует с усредненной частоты. В качестве источника для MCLK и SMCLK используется DCOCLK. Поскольку при выполнении кода ЦПУ тактируется от сигнала MCLK, который использует быстро стартующий DCO, выполнение кода начинается менее чем через 6 мкС после сигнала PUC. На рисунке 4-5 приведена зависимость частоты DCO от значений DCOx и RSELx Частота DCOCLK устанавливается следующими способами:

• Фундаментальная частота определяется инжекцией тока в DC генератор через внутренний либо внешний резистор. Бит DCOR позволяет выбрать внутренний или внешний резистор.

• Три бита RSELx позволяют выбрать для DCO один из восьми номиналь ных диапазонов частот. Эти диапазоны определены для конкретного уст ройства в соответствующем ему справочном руководстве.

• Три бита DCOx делят диапазон DCO, выбранный с помощью битов RSELx на 8 уровней частоты, различающихся примерно на 10%.

Библиотека Компэла Основной модуль тактирования Раздел IV.

• Пять битов MODx выполняют переключение между частотой, устанавли ваемой битами DCOx и следующей более высокой частотой, устанавли ваемой DCOx+1. В случае установки DCOx = 07h значение MODx не будет влиять на частоту DCO, так как для DCOx уже установлено максимальное значение.Диапазоны DCOx и RSELx, а также возможные шаги изменения частоты показаны на рис. 4.5.

Рис. 4-5. Диапазон DCOx и шаги RSELx Использование внешнего резистора (Rosc) для DCO Температурный коэффициент DCO может быть уменьшен при использо вании внешнего резистора Rosc в качестве источника тока для DC генератора.

На рис. 4.6 показана типичная зависимость частоты DCO от температуры для встроенного и внешнего резисторов. Использование внешнего резистора Rosc уменьшает температурный коэффициент DCO примерно на -0.05%/С. Подробные характеристики приведены в справочном руководстве на конкретное устройство.

Резистор Rosc также позволяет работать DCO на высоких частотах. К при меру, встроенный резистор с номинальным сопротивлением около 300 кОм позволяет работать модулю DCO на частоте приблизительно до 5 МГц. Когда ис пользуется внешний резистор Rosc сопротивлением около 100 кОм, DCO может работать на частотах до 10 МГц. Пользователю необходимо соблюдать осторож ность, чтобы не превысить максимальную частоту MCLK, указанную в справоч ных данных, даже если DCO способен работать на более высоких частотах.

Библиотека Компэла MSP430x1xxFamily Рис. 4-6. Зависимость частоты модуля DCO от температуры 4.2.5. DCO модулятор Модулятор смешивает две DCO-частоты: fDCO и fDCO+1, вырабатывая про межуточную эффективную частоту между fDCO и fDCO+1 и распределяет энергию тактирования, что приводит к снижению электромагнитных помех (EMI1). Модулятор смешивает частоты fDCO и fDCO+1 для 32 тактовых циклов DCOCLK и может конфи гурироваться с помощью битов MODx. Когда MODx=0, модулятор выключен.

Смешивание частот модулятором происходит согласно следующей формуле:

t=(32-MODx) tDCO + MODx tDCO+ Поскольку fDCO меньше эффективной частоты, а fDCO+1 выше, погреш ность эффективной частоты в сумме равна нулю. Накопления погрешности не происходит. Погрешность эффективной частоты равна нулю каждые 32 цикла DCOCLK. На рис. 4.7 показана работа модулятора.

Параметры настройки модулятора и управления DCO конфигурируются программно. Сигнал DCOCLK может сравниваться со стабильной, заранее извес тной частотой и подстраиваться с помощью битов DCOx, RSELx и MODx. Заме EMI – ElectroMagnetic Interference Библиотека Компэла Основной модуль тактирования Раздел IV.

Рис. 4-7. Диаграмма сигналов модулятора чания по применению и примеры кода для конфигурирования DCO можно найти на сайте http://www.ti.com/sc/msp430.

4.2.6. Надежность работы основного модуля тактирования В основном модуле тактирования имеется возможность определения возник новения неисправности осциллятора. Детектор неисправности осциллятора пред ставляет собой аналоговую схему мониторинга сигналов LFXT1CLK (в режиме HF) и XT2CLK. Неисправность осциллятора определяется, когда любой из этих тактовых сигналов отсутствует в течение приблизительно 50 мкС. Когда обнаруживается не исправность осциллятора, а источником для сигнала MCLK выступает либо LFXT1 в режиме HF, либо XT2, происходит автоматическое переключение MCLK на работу от DCO, как от источника тактовых импульсов. Это позволяет продолжить выполнение программного кода, даже в ситуации, когда кварцевый генератор остановился.

Если установлены флаги OFIFG и OFIE, происходит запрос немаскируемого прерывания NMI. Процедура обработки NMI-прерывания может проверить флаг OFIFG, что позволит выявить возникшую неисправность осциллятора. Очистка флага OFIFG должна производиться программным обеспечением.

Примечание: определение неисправности осциллятора LFXT1 в режиме LF не производится.

Библиотека Компэла MSP430x1xxFamily Определение неисправности осциллятора выполняется только для LFXT в режиме HF и для XT2. Детектирование неисправности осциллятора модуля LFXT1 в режиме LF не производится.

Флаг OFIFG устанавливается сигналом неисправности осциллятора XT_OscFault.

Сигнал XT_OscFault устанавливает POR, когда модули XT2 или LFXT1 в режиме HF имеют неисправность осциллятора. Когда XT2 или LFXT1 в режиме HF останавлива ются программным обеспечением, сигнал XT_OscFault вырабатывается немедленно, и остается активным пока осциллятор не будет перезапущен, и снимается примерно через 50 мкС после рестарта осциллятора, как показано на рис. 4.8.

Рис. 4-8. Сигнал неисправности осциллятора Определение неисправности осциллятора Сигнал XT_OscFault переключает флаг OFIFG так, как показано на рис. 4.9. Сиг нал LFXT1_OscFault имеет низкий уровень, когда LFXT1 находится в LF режиме.

В устройствах, у которых модуль XT2 отсутствует, флаг OFIFG не может быть очищен, когда LFXT1 в режиме LF. Источником для сигнала MCLK может являться LFXT1CLK в режиме LF при установке битов SELMx, даже если флаг OFIFG остается поднятым.

В устройствах, имеющих XT2, флаг OFIFG может очищаться программно, когда LFXT1 находится в режиме LF и далее остается очищенным. Источником для сигнала MCLK может являться LFXT1CKL в режиме LF независимо от состо яния флага OFIFG.

Использование кварцевого резонатора для формирования MCLK После сигнала PUC основной модуль тактирования использует DCOCLK для формирования MCLK. Если необходимо, в качестве источника сигнала для MCLK можно использовать LFXT1 или XT2. Для смены источника тактирования сигнала MCLK с модуля DCO на тактирование от кварцевого резонатора (LFXT1CLK или XT2CLK) используется следующая последовательность команд:

Библиотека Компэла Основной модуль тактирования Раздел IV.

Рис. 4-9 Прерывание при неисправности осциллятора 1) Переключение на кварцевый резонатор 2) Очистка флага OFIFG 3) Ожидание в течение примерно 50 мкС 4) Проверка OFIFG и повторение шагов с 1-4 до тех пор, пока OFIFG оста ется очищенным.

;

Выбор LFXT1 (в режиме HF) для MCLK BIC #OSCOFF,SR ;

включение осциллятора BIS.B #XTS,BCSCTL1 ;

установка режима HF L1 BIC.B #OFIFG,&IFG1 ;

очистка OFIFG MOV #0FFh,R15 ;

задержка L2 DEC R15 ;

JNZ L2 ;

BIT.B #OFIFG,&IFG1 ;

повторная проверка ;

OFIFG JNZ L1 ;

повторение проверки, ;

если необходимо BIS.B #SELM1+SELM0,&BCSCTL2 ;

выбор LFXT1CLK Библиотека Компэла MSP430x1xxFamily 4.2.7. Синхронизация сигналов тактирования Когда происходит переключение MCLK или SMCLK на другой источник опорной тактовой частоты, переключатель синхронизируется, чтобы избежать критических состояний «гонки» сигналов. Это показано на рис. 4.10:

Рис. 4-10. Переключение MCLK с DCOCLK на LFXT1CLK 1) Текущий тактовый цикл продолжается до следующего фронта сигнала исходного источника.

2) Уровень тактового сигнала (MCLK) остается высоким до следующего фронта сигнала нового источника.

3) Выбирается новый источник тактирования и далее MCLK продолжает работать от него, начиная с полного периода нового источника.

4.3. Регистры основного модуля тактирования Перечень регистров основного модуля тактирования приведен в таблице 4.1.

Таблица 4-1. Регистры основного модуля тактирования Исходное Регистр Обозначение Тип регистра Адрес состояние Регистр управления DCO DCOCTL Чтение / запись 056h 060h после PUC Регистр 1 управления систе BCSCTL1 Чтение / запись 057h 084h после PUC мой основного тактирования Регистр 2 управления систе- Сбрасывается пос BCSCTL2 Чтение / запись 058h мой основного тактирования ле POR Регистр 1 разрешения пре- Сбрасывается пос IE1 Чтение / запись 000h рываний SFR ле PUC Регистр 1 флагов прерыва- Сбрасывается пос IFG1 Чтение / запись 002h ний SFR ле PUC DCOCTL, регистр управления DCO Библиотека Компэла Основной модуль тактирования Раздел IV.

Биты Выбор частоты DCO. Эти биты определяют, какая из восьми дискретных частот DCOx 7-5 DCO будет использоваться при выбранных установках RSELx.

Выбор модулятора. Эти биты определяют, как часто частота fDCO+1 использу Биты MODx ется в течение периода 32 циклов DCOCLK. В течение оставшихся циклов (32 4- MOD) используется частота fDCO. Эти биты не задействуются, когда DCOx=7.

BCSCTL1, регистр 1 управления системой основного тактирования Выключение XT2. Этот бит выключает осциллятор XT2.

XT2OFF Бит 7 0 – включение XT 1 – выключение XT2, если он не используется для MCLK или SMCLK.

Выбор режима LFXT XTS Бит 6 0 – режим низкой частоты 1 – режим высокой частоты Делитель для ACLK 00 – / DIVAx Биты 5-4 01 – / 10 – / 11 – / XT5V Бит 3 Не задействован. XT5V должен быть всегда сброшен.

Выбор резистора. Внутренний резистор имеет восемь различных величин сопротивления. Значение сопротивления резистора определяет номи RSELx Биты 2- нальную частоту. Низшая номинальная частота выбирается при установке RSELx=0.

BCSCTL2, регистр 2 управления системой основного тактирования Выбор MCLK. Эти биты позволяют выбрать источник для MCLK.

00 – DCOCLK SELMx Биты 7-6 01 – DCOCLK 10 – XT2CLK, когда XT2 имеется в микросхеме. LFXT1CLK, когда XT2 отсутствует.

11 – LFXT1CLK Делитель для MCLK 00 – / DIVMx Биты 5-4 01 – / 10 – / 11 – / Библиотека Компэла MSP430x1xxFamily Выбор SMCLK. Эти биты позволяют выбрать источник для SMCLK.

SELS Бит 3 0 – DCOCLK 1 – XT2CLK, когда XT2 имеется в микросхеме. LFXT1CLK, когда XT2 отсутствует.

Делитель для SMCLK 00 – / DIVSx Биты 2-1 01 – / 10 – / 11 – / Выбор резистора для DCO.

DCOR Бит 0 0 – Внутренний резистор 1 – Внешний резистор IE1, регистр 1 разрешения прерываний Эти биты могут быть использованы другими модулями. См. справочное Биты 7- руководство конкретной микросхемы.

Разрешение прерывания при возникновении ошибки осциллятора. Этот бит разрешает прерывание OFIFG. Поскольку другие биты в регистре IE1 могут использоваться для других устройств, рекомендуется вместо OFIE Бит команд MOV.B или CLR.B применять команды BIS.B или BIC.B.

0 – Прерывание запрещено 1 – Прерывание разрешено Этот бит может быть использован другими модулями. См. справочное Бит руководство конкретной микросхемы.

IFG1, регистр 1 флагов прерываний Эти биты могут быть использованы другими модулями. См. справочное Биты 7- руководство конкретной микросхемы.

Флаг прерывания при возникновении ошибки осциллятора. Поскольку остальные биты в регистре IFG1 могут использоваться для других устройств, рекомендуется вместо команд MOV.B или CLR.B применять OFIFG Бит команды BIS.B или BIC.B.

0 – Прерывание не ожидается 1 – Прерывание ожидается Этот бит может быть использован другими модулями. См. справочное Бит руководство конкретной микросхемы.

Библиотека Компэла Контроллер флэш-памяти Раздел V.

MSP430x1xxFamily MSP430x1xxFamily Контроллер флэш-памяти В этом разделе описывается работа контроллера флэш-памяти семейства MSP430.

5.1. Введение в флэш-память Флэш-память в MSP430 адресуется побитно, побайтно или пословно и может перепрограммироваться. Модуль флэш-памяти имеет интегрированный контроллер, управляющий процессом стирания и программирования. Контрол лер имеет три регистра, тактовый генератор и генератор напряжения для обес печения напряжений стирания и программирования.

Флэш-память в MSP430 обладает следующими возможностями:

• внутренний генератор напряжения для программирования;

• программирование битов, байтов или слов;

• работа при ультранизком потреблении мощности;

• стирание сегмента или массовое (полное) стирание.

Блок-схема флэш-памяти и контроллера показана на рис. 5.1.

Рис. 5-1. Блок-схема модуля флэш-памяти 112 Библиотека Компэла Контроллер флэш-памяти Раздел V.

Примечание: Минимальное напряжение VCC во время записи или стирания флэш-памяти Минимальное значение напряжения VCC во время записи или стира ния флэш-памяти должно составлять 2,7 В. Если VCC падает ниже 2,7 В во время записи или стирания, результат записи или стирания будет непред сказуемым.

5.2. Сегментация флэш-памяти Флэш-память в MSP430 разбита на сегменты. В неё может быть записан один бит, байт или слово, но сегмент – это минимальный размер флэш-памяти, который можно стереть. Три режима стирания позволяют стереть один сегмент, стереть все главные сегменты или стереть все сегменты (основные и информа ционные сегменты).

Флэш-память разделена на основной и информационный разделы памя ти. Нет никаких различий в работе основного и информационного разделов памяти. Программный код или данные могут быть расположены в любом раз деле. Различие между этими двумя разделами заключается в разных размерах сегмента и различных физических адресах.

Информационная память имеет два 128-байтных сегмента (в устройствах MSP430F1101 есть только один сегмент). Основная память имеет два или более 512-байтных сегмента. См. справочное руководство конкретного устройства для выяснения точной карты памяти.

На рис.5.2 показана сегментация памяти на основе примера 4 кБ флэш-па мяти, имеющей восемь основных сегментов и оба информационных сегмента.

5.3. Функционирование флэш-памяти Режим по умолчанию для флэш-памяти – режим чтения. В этом режиме флэш-память не может быть стерта или записана, тактовый генератор и гене ратор напряжения выключены – память работает подобно ПЗУ.

Флэш-память MSP430 поддерживает внутрисистемное программирование (ISP) и не нуждается в использовании дополнительного внешнего напряжения.

ЦПУ может программировать собственную флэш-память. Приведенные ниже режимы записи/стирания флэш-памяти выбираются битами BLKWRT, WRT, MERAS, ERASE:

• запись байта/слова • запись блока • стирание сегмента • массовое стирание (стирание всех сегментов основной памяти) • полное стирание (стирание всех сегментов) Библиотека Компэла MSP430x1xxFamily Рис. 5-2. Сегменты флэш-памяти, пример для 4кБ Чтение или запись флэш-памяти во время программирования или стира ния запрещены. Если требуется выполнение программы ЦПУ в течении записи или стирания, исполняемый код должен быть помещен в ОЗУ. Любое обновле ние флэш может инициироваться из флэш-памяти или ОЗУ.

5.3.1. Тактовый генератор флэш-памяти Операции записи и стирания управляются тактовым генератором флэш памяти, показанным на рис. 5.3. Рабочая частота f(FTG) тактового генератора Рис. 5-3. Блок-схема тактового генератора флэш-памяти 114 Библиотека Компэла Контроллер флэш-памяти Раздел V.

должна лежать в диапазоне от ~ 257 кГц до ~ 476 кГц (точные данные см. в руководстве по конкретному устройству).

Тактовый генератор флэш-памяти может тактироваться от ACLK, SMCLK или MCLK. Тактовый сигнал выбранного источника должен быть поделен с по мощью битов FNx для обеспечения необходимых требований к частоте f(FTG).

Если появляется девиация (отклонение) частоты f(FTG) от требуемого значения в ходе записи или стирания, результат записи или стирания может быть непред сказуемым или же флэш-память окажется подвергнутой ударной перегрузке сверх допустимых пределов, гарантирующих надежную работу.

5.3.2. Стирание флэш-памяти После стирания бит флэш-памяти читается как «1». Можно программиро вать индивидуально каждый бит, меняя его значение с «1» на «0», но перепрог раммирование от «0» к «1» требует выполнения цикла стирания. Сегмент – это наименьшее количество флэш-памяти, которое можно стереть. Существует три режима стирания, которые могут быть выбраны с помощью битов ERASE и MERAS в соответствии с таблицей 5-1.

Таблица 5-1. Режимы стирания MERAS ERASE Режим стирания 0 1 Стирание сегмента 1 0 Массовое стирание (стирание всех сегментов основной памяти) 1 1 Стирание всей флэш-памяти (основных и информационных сегментов) Любое стирание инициируется фиктивной записью1 в адресный диапазон, который будет стерт. Фиктивная запись запускает тактовый генератор флэш-па мяти и процедуру стирания. На рис. 5.4 показан временной цикл процесса стира Операция стирания Генерация Снятие напряжения напряжения программирования программирования Время стирания, от VCC потребляется повышенный ток BUSY t = t(массовое = 5297/f(FTG), t(стирание сегмента) = 4819/f(FTG) (полное стирание) стирание) Рис. 5-4. Временная диаграмма цикла стирания Имеется ввиду выполнение реальной команды записи в флэш-память любых незначащих данных для запуска процедуры стирания.

Библиотека Компэла MSP430x1xxFamily ния. Бит BUSY устанавливается немедленно после фиктивной записи и остается установленным в течение всего цикла стирания. Биты BUSY, MERAS и ERASE автоматически очищаются, когда цикл завершен. Временные параметры цикла стирания не зависят от объема представленной в устройстве флэш-памяти. Про должительность цикла стирания одинакова для всех устройств MSP430.

Фиктивная запись по адресу, который лежит вне диапазона стирания не приводит к запуску цикла стирания, не воздействует на флэш-память и не вли яет на флаги. Такая ошибочная фиктивная запись игнорируется.

Прерывания должны быть отключены перед началом цикла стирания флэш-памяти. После завершения цикла стирания прерывания могут быть раз решены вновь. Любое прерывание, произошедшее во время цикла стирания, вызовет установку соответствующего флага, а после разрешения прерываний будет сгенерирован запрос на обработку прерывания.

Инициирование процедуры стирания из программы, находящейся в флэш памяти Любой цикл стирания может быть инициирован программой, находящей ся как во флэш-памяти, так и в ОЗУ. Когда стирание сегмента инициировано программой из флэш-памяти, все тактирование выполняется контроллером флэш-памяти, а ЦПУ останавливается до завершения цикла стирания. После окончания цикла стирания ЦПУ продолжает выполнение программного кода с команды, следующей за фиктивной записью.

Когда цикл стирания инициируется программой их флэш-памяти, воз можно стирание кода, необходимого для выполнения после завершения Рис. 5-5. Цикл стирания, инициируемый программой из флэш-памяти 116 Библиотека Компэла Контроллер флэш-памяти Раздел V.

стирания. Если это произойдет, работа ЦПУ после окончания цикла стирания будет непредсказуема.

Программный поток, инициирующий стирание из флэш-памяти, показан на рис. 5.5.

;

Стирание сегмента из флэш. 514 кГц < SMCLK < 952 кГц ;

Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD,&WDTCTL ;

Отключение WDT DINT ;

Запрещение прерываний MOV #FWKEY+FSSEL1+FN0,&FCTL2 ;

SMCLK/ MOV #FWKEY,&FCTL3 ;

Очистка LOCK MOV #FWKEY+ERASE,&FCTL1 ;

Разрешение стирания ;

сегмента CLR &0FC10h ;

Фиктивная запись, ;

стирание S MOV #FWKEY+LOCK,&FCTL3 ;

Выполнено, установка ;

LOCK... ;

Повторное включение ;

WDT?

EINT ;

Разрешение прерываний Инициирование процедуры стирания программой из ОЗУ Любой цикл стирания может быть инициирован из ОЗУ. В этом случае ЦПУ не приостанавливается, и может продолжать выполнять код из ОЗУ. Доступ ЦПУ к любому адресу флэш-памяти возможен после окончания цикла стирания, ко торое определяется путем опроса бита BUSY. Попытка доступа к флэш-памяти, когда BUSY=1 приведет к нарушению доступа с последующей установкой флага ACCVIFG и непредсказуемым результатам процедуры стирания.

Программный поток стирания из флэш-памяти программой из ОЗУ пока зан на рис. 5.6.

;

Стирание сегмента программой из ОЗУ. 514 кГц

Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD,&WDTCTL ;

Отключение WDT DINT ;

Запрещение прерываний L1 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L1 ;

Ожидание, пока занято MOV #FWKEY+FSSEL1+FN0,&FCTL2 ;

SMCLK/ Библиотека Компэла MSP430x1xxFamily Отключение всех прерываний и сторожевого таймера да BUSY = Установка контроллера флэш и режима стирания Выполнение фиктивной записи да BUSY = Установка LOCK=1, разрешение прерываний и включение сторожевого таймера Рис. 5-6. Цикл стирания, инициируемый программой из ОЗУ MOV #FWKEY,&FCTL3 ;

Очистка LOCK MOV #FWKEY+ERASE,&FCTL1 ;

Разрешение стирания CLR &0FC10h ;

Фиктивная запись, ;

стирание S L2 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L2 ;

Ожидание, пока занято MOV #FWKEY+LOCK,&FCTL3 ;

Завершено, установка ;

LOCK... ;

Повторное включение ;

WDT?

EINT ;

Разрешение прерываний 118 Библиотека Компэла Контроллер флэш-памяти Раздел V.

5.3.3. Запись в флэш-память Режимы записи, задаваемые битами WRT и BLKWRT приведены в таблице 5.2.

Таблица 5-2. Режимы записи BLKWRT WRT Режим записи 0 1 Запись байта/слова 1 1 Запись блока Каждый из режимов записи использует последовательность собственных команд записи, но режим блочной записи позволяет выполнять запись при мерно вдвое быстрее по сравнению с режимом байт/слово, поскольку гене ратор напряжения остается включенным до завершения записи блока. Любая команда, модифицирующая получателя может использоваться для изменения месторасположения в флэш-памяти как в режиме записи байта/слова, так и в режиме блочной записи.

Бит BUSY установлен, пока активна процедура записи и очищается, когда запись завершена. Если операция записи инициирована из ОЗУ, ЦПУ не дол жен обращаться к флэш-памяти, пока BUSY=1. В противном случае произойдет нарушение прав доступа, будет установлен флаг ACCVIFG, а результат записи окажется непредсказуем.

Запись байта/слова Операция записи байта/слова может инициироваться программой из флэш-памяти или из ОЗУ. Когда инициирование происходит из флэш-памяти, все тактирование осуществляется контроллером флэш-памяти, а ЦПУ ожидает завершения записи. После выполнения записи ЦПУ продолжает выполнение кода с команды, следующей за командой записи. Временная диаграмма проце дуры записи байта/слова показана на рис. 5.7.

Выполнение операции программирования Генерация Снятиея напряжения напряжения программирования программирования Время программирования потребления тока VCC повышено BUSY t(запись слова) = 33/f(FTG) Рис. 5-7. Временная диаграмма операции записи байта/слова Библиотека Компэла MSP430x1xxFamily Когда запись байта/слова выполняется из ОЗУ, ЦПУ продолжает выполнять код из ОЗУ. Бит BUSY должен стать равным нулю, прежде чем ЦПУ обратится к флэш-памяти снова, иначе произойдет нарушение прав доступа и установка флага ACCVIFG, а результат записи будет непредсказуем.

Инициирование записи байта/слова программой из флэш-памяти Программный поток, инициирующий запись байта/слова из флэш-памяти показан на рис. 5.8.

Запрещение всех прерываний и отключение сторожевого таймера Установка контроллера флэш и установка WRF = Запись байта и слова Установка WRT = 0, LOCK = 1, разрешение прерываний и включение сторожевого таймера Рис. 5-8. Инициирование записи байта/слова из флэш-памяти ;

Запись байта/слова из флэш. 514 кГц

Принимается, что 0FF1Eh уже стерто ;

Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD,&WDTCTL ;

Отключение сторожевого ;

таймера DINT ;

Запрещение прерываний MOV #FWKEY+FSSEL1+FN0,&FCTL2 ;

SMCLK/ MOV #FWKEY,&FCTL3 ;

Очистка LOCK MOV #FWKEY+WRT,&FCTL1 ;

Разрешение записи MOV #0123h,&0FF1Eh ;

0123h –> 0FF1Eh MOV #FWKEY,&FCTL1 ;

Выполнено. Очистка WRT MOV #FWKEY+LOCK,&FCTL3 ;

Установка LOCK... ;

Повторный запуск ;

сторожевого таймера?

EINT ;

Разрешение прерываний 120 Библиотека Компэла Контроллер флэш-памяти Раздел V.

Инициирование записи байта/слова программой из ОЗУ Программный поток, инициирующий запись байта/слова из ОЗУ показан на рис. 5.9.

Запрещение всех прерываний и выключение сторожевого таймера да BUSY = Установка контроллера флэш и установка WRT = Запись байта или слова да BUSY = Установка WRT = 0, LOCK = 1 разрешение прерывание и включение сторожевого таймера Рис. 5-9. Инициирование записи байта/слова из ОЗУ ;

Запись байта/слова из ОЗУ. 514 кГц < SMCLK < 952 кГц ;

Принимается, что 0FF1Eh уже стерто ;

Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #WDTPW+WDTHOLD,&WDTCTL ;

Отключение сторожевого ;

таймера DINT ;

Запрещение прерываний L1 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L MOV #FWKEY+FSSEL1+FN0,&FCTL2 ;

SMCLK/ MOV #FWKEY,&FCTL3 ;

Очистка LOCK Библиотека Компэла MSP430x1xxFamily MOV #FWKEY+WRT,&FCTL1 ;

Разрешение записи MOV #0123h,&0FF1Eh ;

0123h –> 0FF1Eh L2 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L2 ;

Ожидание в цикле, ;

пока занято MOV #FWKEY,&FCTL1 ;

Очистка WRT MOV #FWKEY+LOCK,&FCTL3 ;

Установка LOCK... ;

Повторный запуск ;

сторожевого таймера?

EINT ;

Разрешение прерываний Запись блока Блочную запись можно использовать для ускорения процесса записи во флэш-память большой последовательности байт или слов. Блок – это 64 бай та, начиная с 0xx00h, 0xx40h, 0xx80h или 0xxС0h и заканчивая 0xx3Fh, 0xx7Fh, 0xxBFh или 0xxFFh, как показано на рис. 5.10. Напряжение программирования флэш-памяти остается поданным в течение записи блока из 64-байт.

xxFFh Блок xxC0h xxBFh xxFFh Блок xx80h Флеш память xx7Fh Блок xx00h xx40h xx3Fh Блок xx00h Рис. 5-10. Блоки флэш-памяти Блочная запись не может быть инициирована из флэш-памяти. Блочная запись должна инициироваться только из ОЗУ или ПЗУ. Бит BUSY остается ус тановленным в течение всего цикла записи блока. Бит WAIT должен проверять ся между записью каждого байта или слова в блоке. Очередной байт или слово блока могут быть записаны, когда бит WAIT установлен. При записи последова тельности блоков бит BLKWRT необходимо очищать после завершения записи текущего блока. Бит BLKWRT может быть установлен для инициирования за писи следующего блока после выдержки заданного времени восстановления флэш t(end). Бит BUSY очищается после завершения записи каждого блока, информируя о возможности записи следующего блока. На рис. 5.11 показана временная диаграмма процедуры блочной записи.

122 Библиотека Компэла Контроллер флэш-памяти Раздел V.

Бит BLKWRT Запись в флэш, напримерMOV #123h, &Flash Выполнение операции Генерация Снятие программирования напряжения напряжения программирования программирования Общее время программирования t =< 3 мс, потребление тока V повышено (CPT) CC BUSY t(запись блока, байт 0) = 30/f(FGT) t(байты 1 63) = 20/f(FGT) t(байты 1 63) = 20/f(FGT) t(окончание) = 6/f(FGT) WAIT Рис. 5-11. Временная диаграмма цикла блочной записи Программный поток записи блока и пример Программный поток записи блока показан на рис. 5.12, а ниже приводится соответствующий пример.

;

Запись одного блока, начиная с адреса 0F000h.

;

Запись должна выполняться из ОЗУ;

предполагается, что флэш-память уже стерта.

;

514 кГц < SMCLK < 952 кГц ;

Принимается ACCVIE = NMIIE = OFIE = 0.

MOV #32,R5 ;

Используется как ;

счетчик записи MOV #0F000h,R6 ;

Указатель записи MOV #WDTPW+WDTHOLD,&WDTCTL ;

Отключение ;

сторожевого таймера DINT ;

Запрещение прерываний L1 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L1 ;

Ожидание в цикле, ;

пока занято MOV #FWKEY+FSSEL1+FN0,&FCTL2 ;

SMCLK/ MOV #FWKEY,&FCTL3 ;

Очистка LOCK MOV #FWKEY+BLKWRT+WRT,&FCTL1 ;

Разрешение записи ;

блока L2 MOV Write_Value,0(R6) ;

Месторасположение ;

записи L3 BIT #WAIT,&FCTL3 ;

Проверка WAIT Библиотека Компэла MSP430x1xxFamily Запрещение всех прерываний и отключение сторожевого таймера да BUSY = Установка контроллера флэш Установка BLKWRT = WRT = Запись байта или слова да WAIT=0?

нет Граница блока?

Установка BLKWRT = да BUSY = да Другой блок?

Установка WRT = 0, LOCK = разрешение прерываний и включение сторожевого таймера Рис. 5-12. Программный поток блочной записи 124 Библиотека Компэла Контроллер флэш-памяти Раздел V.

JZ L3 ;

Ожидание в цикле, ;

пока WAIT= INCD R6 ;

Указание на следующее слово DEC R5 ;

Декремент счетчика записи JNZ L2 ;

Конец блока?

MOV #FWKEY,&FCTL1 ;

Очистка WRT,BLKWRT L4 BIT #BUSY,&FCTL3 ;

Проверка BUSY JNZ L4 ;

Ожидание в цикле, ;

пока занято MOV #FWKEY+LOCK,&FCTL3 ;

Установка LOCK... ;

Повторный запуск ;

сторожевого таймера, ;

если необходимо EINT ;

Разрешение прерываний 5.3.4. Доступ к флэш-памяти во время записи или стирания Когда выполняется любая операция записи или стирания, инициированная из ОЗУ и BUSY=1, ЦПУ не может выполнять чтение или запись любой ячейки флэш-памяти. В противном случае произойдет нарушение прав доступа, будет установлен флаг ACCVIFG и результат окажется непредсказуемым. Также, если запись во флэш-память предпринята с WRT=0, устанавливается флаг прерыва ния ACCVIFG, а содержимое флэш-памяти не изменяется.

Когда инициируется запись байта/слова или любая операция стирания программой из флэш-памяти, контроллер флэш возвращает ЦПУ код операции 03FFFh при выборке следующей команды. Код операции 03FFFh – это команда JMP PC. Это приведет к зацикливанию ЦПУ, пока работа с флэш не будет закон чена. Когда операция с флэш-памятью закончена и BUSY=0, контроллер флэш позволяет ЦПУ выполнить выборку правильного кода операции и выполнение программы возобновляется.

Условия доступа к флэш-памяти, когда BUSY=1 приведены в таблице 5.3.

Таблица 5-3. Доступ к флэш-памяти при BUSY= Операция Доступ WAIT Результат с флэш-памятью к флэш-памяти Чтение 0 ACCVIFG = 1, читается значение 03FFFh Любой режим стирания Запись 0 ACCVIFG = 1. Запись игнорируется или запись байта/ ACCVIFG = 0. CPU считывает код 03FFFh.

слова Выборка команды Это команда JMP PC.

Библиотека Компэла MSP430x1xxFamily Операция Доступ WAIT Результат с флэш-памятью к флэш-памяти Любой 0 ACCVIFG = 1, LOCK = Чтение 1 ACCVIFG = 0, читается значение 03FFFh Запись блока Запись 1 ACCVIFG = 0. Запись игнорируется Выборка команды 1 ACCVIFG = 1, LOCK = Все источники прерываний необходимо заблокировать перед инициали зацией любой операции с флэш-памятью. Если бы разрешенное прерывание произошло во время операции с флэш-памятью, ЦПУ сделало бы выборку кода 03FFFh в качестве адреса процедуры обработки прерывания. ЦПУ выполнило бы команду JMP PC при BUSY=1. После завершения операции с флэш-памя тью, ЦПУ начало бы выполнение кода с адреса 03FFFh, который не является правильным адресом процедуры обработки прерывания.

5.3.5. Останов цикла записи или стирания Любая операция записи или стирания может быть остановлена до мо мента нормального завершения путем установки бита аварийного выхода EMEX. Установка бита EMEX немедленно останавливает активную операцию и контроллер флэш-памяти. Все операции с флэш-памятью прекращаются, она возвращается в режим чтения, а все биты в регистре FCTL1 сбрасываются. Ре зультат предполагавшейся операции с флэш-памятью будет непредсказуем.

5.3.6. Конфигурирование и доступ к контроллеру флэш-памяти FCTLx – это 16-разрядные регистры записи/чтения, защищенные паролем.

Любая операция чтения или записи доступна только при использовании коман ды-слова, а запись возможна только при наличии в старшем байте пароля за писи 0A5h. Любая запись в любой FCTLx регистр с любым значением в старшем байте, отличном от 0A5h вызовет нарушение ключа защиты, установку флага KEYV и запуск системного сброса PUC. При любом чтении любого регистра FCTLx результат содержит в старшем байте значение 096h.

Любая запись в FCTL1 во время стирания или операции записи байта/сло ва приведет к нарушению прав доступа и установке флага ACCVIFG. Запись в FCTL1 возможна в режиме блочной записи, когда WAIT=1, однако запись в FCTL1 в режиме блочной записи, когда WAIT=0 приведет к нарушению прав до ступа и установке флага ACCVIFG.

Любая запись в FCTL2, когда BUSY=1 приведет к нарушению прав доступа.

Любой FCTLx регистр может быть прочитан, когда BUSY=1. Чтение не при ведет к нарушению прав доступа.

126 Библиотека Компэла Контроллер флэш-памяти Раздел V.

5.3.7. Прерывания контроллера флэш-памяти Контроллер флэш имеет два источника прерывания: KEYV и ACCVIFG.

Флаг ACCVIFG устанавливается, когда происходит нарушение прав доступа. Ког да бит ACCVIE устанавливается вновь после записи или стирания флэш-памя ти, установленный флаг ACCVIFG будет генерировать запрос прерывания. Флаг ACCVIFG – источник вектора немаскируемого прерывания NMI, поэтому нет не обходимости устанавливать GIE для запроса прерывания по флагу ACCVIFG. По мимо этого, ACCVIFG можно проверить программно, чтобы определить, было ли нарушение прав доступа. Флаг ACCVIFG должен сбрасываться программно.

Флаг нарушения ключа KEYV устанавливается, когда выполняется запись в любой управляющий регистр контроллера флэш с неправильным паролем.

Когда это происходит, генерируется сигнал PUC, немедленно сбрасывая уст ройство.

5.3.8. Программирование устройств с флэш-памятью Имеется три способа программирования флэш-устройств MSP430. Все способы поддерживают внутрисистемное программирование (ISP):

• Программирование через JTAG • Программирование через самозагрузчик • Программирование через пользовательское решение Программирование флэш-памяти через JTAG Устройства MSP430 могут программироваться через JTAG-порт. Для JTAG интерфейса нужны четыре сигнальных линии (5 сигнальных линий у 20 и 28 выводных устройств), общий провод и опционально VCC и nonRST/NMI.

JTAG-порт защищен с помощью предохранителей. Перегорание предох ранителей явление необратимое – в результате срабатывания предохранителя JTAG-порт отключается. Последующий доступ к устройству через JTAG-порт становится невозможен. Подробности см. в приложении «Programming a Flash Based MSP430 Using the JTAG Interface2» на сайте www.ti.com/sc/msp430.

Программирование флэш-памяти через самозагрузчик (BSL) Каждое MSP430 устройство с флэш-памятью содержит самозагрузчик BSL. Он позволяет пользователю читать или программировать флэш-память или ОЗУ с помощью последовательного интерфейса UART3. Доступ к флэш памяти MSP430 через BSL защищен 256-разрядным паролем, определяе JTAG (Joint Test Automation Group) interface – интерфейс «объединенной рабочей группы по авто матизации тестирования» «Программирование MSP430 с флэш-памятью через JTAG-интерфейс» UART (Universal Asynchronous Receiver / Transmitter) - универсальный асинхронный приемопередатчик Библиотека Компэла MSP430x1xxFamily Флэш память Команды, данные и пр.

UART, ЦПУ Головное Px.x, выполняет устройство MSP SPI, программу (хост) и пр. пользователя Чтение запись флэш памяти Рис. 5-13. Решение по программированию, разработанное пользователем мым пользователем. Подробности см. в приложении «Features of the MSP Bootstrap Loader1» на сайте www.ti.com/sc/msp430.

Программирование флэш-памяти через пользовательское решение Способность ЦПУ в MSP430 записывать собственную флэш-память поз воляет реализовать внутрисистемное программирование внешними пользова тельскими решениями, как показано на рис. 5.13. Пользователь может выбрать, каким образом данные будут поступать в MSP430 с использованием любого имеющегося доступного способа (UART, SPI и пр.). Разработанное пользова телем программное обеспечение может получать данные и программировать флэш-память. Так как этот тип решения разработан пользователем, его можно настроить таким образом, чтобы наиболее полно удовлетворялись потребности в программировании, стирании и обновлении флэш-памяти.

5.4. Регистры флэш-памяти Перечень регистров флэш-памяти приведен в таблице 5.4.

Таблица 5-4. Регистры флэш-памяти Краткое Исходное Регистр Тип регистра Адрес обозначение состояние Регистр 1 управления FCTL1 Чтение/запись 0128h 09600h с PUC флэш-памятью «Возможности самозагрузчика MSP430» 128 Библиотека Компэла Контроллер флэш-памяти Раздел V.

Таблица 5-4. (Окончание) Краткое Исходное Регистр Тип регистра Адрес обозначение состояние Регистр 2 управления FCTL2 Чтение/запись 012Ah 09642h с PUC флэш-памятью Регистр 3 управления FCTL3 Чтение/запись 012Ch 09618h с PUC флэш-памятью Регистр 1 разрешения IE1 Чтение/запись 000h Сброс с PUC прерывания FCTL1, регистр управления флэш-памятью 15 14 13 12 11 10 9 FRKEY, читается как 096h FWKEY, должен записываться как 0A5h 7 6 5 4 3 2 1 BLKWRT WRT Зарезервировано Зарезервировано Зарезервировано MERAS ERASE Зарезервировано rw–0 rw–0 r0 r0 r0 rw–0 rw –0 r Пароль FCTLx. Всегда читается как 096h. Должен записываться Биты FRKEY/FWKEY как 0A5h, в противном случае будет генерироваться сигнал 15- PUC.

Режим блочной записи. Для режима блочной записи также должен быть установлен WRT. Бит BLKWRT автоматически BLKWRT Бит 7 сбрасывается при установке EMEX.

0 – Режим блочной записи выключен 1 – Режим блочной записи включен Запись. Этот бит используется для выбора любого режима записи. Бит WRT автоматически сбрасывается при установке WRT Бит 6 EMEX.

0 – Режим записи выключен 1 – Режим записи включен Биты Зарезервировано Зарезервировано. Всегда читается как 0.

5- MERAS Бит Массовое стирание и обычное стирание. Эти биты использу ются совместно для выбора режима стирания. Биты MERAS и ERASE автоматически сбрасываются, когда устанавливается ERASE Бит EMEX.

Зарезервировано Бит Зарезервировано. Всегда читается как 0.

Библиотека Компэла MSP430x1xxFamily MERAS ERASE Цикл стирания 0 0 Нет стирания 0 1 Стирание только конкретного сегмента 1 0 Стирание всех сегментов основной памяти 1 1 Стирание всех сегментов основной и информационной памяти FCTL2, регистр управления флэш-памятью 15 14 13 12 11 10 9 FWKEYx, читается как 096h должен записываться как 0A5h 7 6 5 4 3 2 1 FSSELx FNx rw–0 rw–1 rw–0 rw–0 rw–0 rw–0 rw–1 rw– Пароль FCTLx. Всегда читается как 096h. Должен записываться FWKEY Биты 15-8 как 0A5h, в противном случае будет генерироваться сигнал PUC.

Выбор источника тактирования контроллера флэш 00 – ACLK FSSELx Биты 7-6 01 – MCLK 10 – SMCLK 11 – SMCLK Делитель тактовой частоты для контроллера флэш. Эти шесть битов позволяют установить необходимый коэффициент деления для тактирования контроллера флэш. Значение ко FNx Биты 5- эффициента деления равно FNx+1. К примеру, когда FNx=00h, коэффициент деления равен 1. Когда FNx=02Fh, коэффициент деления равен 64.

FCTL3, регистр управления флэш-памятью 15 14 13 12 11 10 9 FWKEYx, читается как 096h должен записываться как 0A5h 7 6 5 4 3 2 1 Зарезервировано Зарезервировано EMEX LOCK WAIT ACCVIFG KEYV BUSY r0 r0 rw–0 rw–1 r –1 rw–0 rw–(0) r(w)– 130 Библиотека Компэла Контроллер флэш-памяти Раздел V.

Пароль FCTLx. Всегда читается как 096h. Должен записывать FWKEY Биты 15-8 ся как 0A5h, в противном случае будет генерироваться сигнал PUC.

Зарезервировано Биты 7-6 Зарезервировано. Всегда читается как 0.

Аварийный выход EMEX Бит 5 0 – Нет аварийного выхода 1 – Аварийный выход Блокировка. Этот бит разблокирует флэш-память для выпол нения записи или стирания. Бит LOCK может быть установлен в любой момент во время записи байта/слова или операции стирания, при этом выполняемая операция будет нормально LOCK Бит 4 завершена. В режиме блочной записи, если бит LOCK уста навливается, когда BLKWRT=WAIT=1, биты BLKWRT и WAIT сбрасываются и режим нормально заканчивается.

0 – Разблокировано 1 – Заблокировано Ожидание. Указывает, что происходит запись флэш-памяти.

0 – Флэш-память не готова для записи следующего байта/сло WAIT Бит ва.

1 – Флэш-память готова для записи следующего байта/слова.

Флаг прерывания при нарушении прав доступа ACCVIFG Бит 2 0 – Прерывание не ожидается 1 – Ожидание прерывание Ключ нарушения безопасности флэш. Этот бит показывает, что был записан неправильный пароль FCTLx в любой регистр управления флэш-памятью и при его установке генерируется KEYV Бит сигнал PUC. Бит KEYV должен быть сброшен программно.

0 – Был записан корректный пароль FCTLx 1 – Был записан некорректный пароль FCTLx Занято. Этот бит показывает состояние тактового генератора флэш.

BUSY Бит 0 – Не занят 1 – Занят Библиотека Компэла MSP430x1xxFamily IE1, регистр 1 разрешения прерывания 7 6 5 4 3 2 1 ACCVIE rw– Биты 7-6, Эти биты могут быть использованы для других модулей. См.

4-0 справочной руководство конкретного устройства.

Разрешение прерывания при нарушении доступа к флэш-па мяти. Этот бит разрешает прерывание от ACCVIFG. Поскольку остальные биты в IE1 могут быть использованы для других модулей, рекомендуется устанавливать и очищать этот бит с ACCVIE Бит помощью команд BIS.B или BIC.B, вместо команд MOV.B или CLR.B.

0 – Прерывание запрещено 1 – Прерывание разрешено 132 Библиотека Компэла Супервизор напряжения питания Раздел VI.

MSP430x1xxFamily MSP430x1xxFamily Супервизор напряжения питания В этом разделе описывается работа супервизора напряжения питания (SVS1). Модуль SVS реализован в устройствах MSP430x15x и MSP430x16x.

6.1. Введение в SVS Супервизор напряжения питания (SVS) используется для мониторинга на пряжения питания AVCC или внешнего напряжения. SVS может быть сконфи гурирован так, чтобы выполнялась установка флага или генерировался сигнал сброса POR, когда напряжение питания или внешнее напряжение снижаются ниже порога, установленного пользователем.

SVS обладает следующими возможностями:

• Мониторинг AVCC;

• Возможность генерации сигнала POR;

• Программно доступный вывод компаратора SVS;

• Программно доступное условие фиксации при низком напряжении;

• Выбор из 14 возможных пороговых уровней;

• Внешний канал мониторинга внешнего напряжения.

Блок-схема SVS показана на рис. 6.1.

6.2. Функционирование SVS SVS определяет снижение напряжения AVCC ниже заданного уровня. Мо дуль SVS можно сконфигурировать на выработку сигнала POR или установку флага при снижении напряжения. После сигнала BOR модуль SVS отключает ся, чтобы сохранить потребление тока.

6.2.1. Конфигурирование SVS Биты VLDx используются для включения/выключения SVS и выбора одно го из 14 пороговых уровней (V(SYS_IT-)) для сравнения с AVCC. SVS выключен, когда VLDx=0 и включен, когда VLDx>0. Бит SVSON не включает SVS. Он по казывает включенное/выключенное состояние модуля SVS и может использо ваться для определения, включен ли SVS.

При VLDx=1111 выбирается внешний канал SVSin. Напряжение на SVSin сравнивается с внутренним уровнем напряжения, равным приблизительно 1,2 В.

6.2.2. Функционирование компаратора SVS Состояние пониженного напряжения появляется, когда AVCC понижается меньше выбранного порога или когда внешнее напряжение снижается ниже SVS – Supply Voltage Supervisor.

Библиотека Компэла Супервизор напряжения питания Раздел VI.

NMI D Tau ~ 50 нс U G S D VCC U G TCK VCC S Сброс при D VCC понижении G напряжения S P6.7/A ~ 50us Установка POR 1101 – + tсброса ~ 50 нс Выход SVS 1.25V D G S Установка SVSFG Сброс VLD PORON SVSON SVSOP SVSFG Биты SVSCTL Рис. 6-1. Блок схема модуля SVS порога в 1,2 В. Любое состояние пониженного напряжения устанавливает бит SVSFG.

Бит PORON включает или выключает функцию сброса устройства от SVS.

Если PORON=1, при установке бита SVSFG генерируется сигнал POR. Если PORON=0, состояние пониженного напряжения устанавливает SVSFG, но не приводит к генерации сигнала POR.

Бит SVSFG при установке фиксируется. Благодаря этому пользователь мо жет определить, что ранее произошло понижение напряжения. Бит SVSFG дол жен сбрасываться программным обеспечением пользователя. Если состояние пониженного напряжение остается в момент сброса бита SVSFG, он немедлен но устанавливается снова модулем SVS.

Библиотека Компэла MSP430x1xxFamily 6.2.3. Изменение битов VLDx После изменения битов VLDx выдерживаются две установочных задерж ки, позволяющие установиться схеме SVS. В течение каждой задержки SVS не будет устанавливать SVSFG. Задержки td(SVSon) и tsettle показаны на рис. 6.2.

Задержка td(SVSon) действует, когда VLDx изменяются от нуля к любому от личному от нуля значению, и составляет примерно 50 мкС. Задержка tsettle действует при изменении битов VLDx от любого ненулевого значения к любому другому ненулевому значению и составляет максимум ~12 мкС. Точные значе ния задержек см. в руководстве по конкретному устройству.

VLDx 0 1 2 2 15 VLD в зависимости от времени td(SVSon) tsettle tsettle tsettle SVSON Рис. 6-2. Состояние бита SVSON при изменении VLDx Во время задержек SVS не устанавливает флаг состояния пониженного напряжения и не сбрасывает устройство, а бит SVSON остается очищенным.

Программное обеспечение может проверять бит SVSON для определения мо мента окончания задержки и начала достоверного мониторинга напряжения модулем SVS.

6.2.4. Рабочий диапазон SVS Каждый уровень SVS имеет гистерезис для уменьшения чувствительности к малым изменениям питающего напряжения, когда величина AVCC близка к установленному порогу. Работа SVS и SVS/Brownout1 взаимодействие показано на рис. 6.3.

Brownout - понижение напряжения.

Библиотека Компэла Супервизор напряжения питания Раздел VI.

Программная установка при VLD> Vhys(SVS_IT– ) AVCC V(SVS_IT – ) V(старт SVS) Vhys(B_IT–) V (B_IT – ) VCC(старт) Область Область Brownout Brown Out Brownout td(BOR) Активность схемы SVS td(BOR) SVSout td(SVSon) td(SVSR) Установка POR неопределенное состояние Рис. 6-3. Рабочие уровни для SVS и схемы Brownout/сброс 6.3. Регистры SVS Перечень регистров SVS приведен в таблице 6.1.

Таблица 6-1. Регистры SVS Краткое обозна- Исходное состо Регистр Тип регистра Адрес чение яние Управляющий Сбрасывается пос SVSCTL Чтение/запись 055h регистр SVS ле POR SVSCTL, регистр управления SVS 7 6 5 4 3 2 1 VLDx PORON SVSON SVSOP SVSFG rw–0 rw–0 rw–0 rw–0 rw–0 rr rw– Детектируемый уровень напряжения. Эти биты включают SVS и позволяют выбрать номинальный пороговый уровень напря VLDx Биты7- жения SVS. Точные параметры см. в руководстве на 0000 – SVS выключен Библиотека Компэла MSP430x1xxFamily 0001 – 1.9В 0010 – 2.1В 0011 – 2.2В 0100 – 2.3В 0101 – 2.4В 0110 – 2.5В 0111 – 2.65В 1000 – 2.8В VLDx Биты 7- 1001 – 2.9В 1010 – 3.05В 1011 – 3.2В 1100 – 3.35В 1101 – 3.5В 1110 – 3.7В 1111 – Сравнение внешнего напряжения на входе SVSin со значением 1.2В Включение POR. Этот бит разрешает флагу SVSFG вызывать сброс устройства сигналом POR.

PORON Бит 0 – SVSFG не вызывает POR 1 – Установка SVSFG приводит к генерации POR Включение SVS. Этот бит отражает состояние работы SVS. Этот бит НЕ ВКЛЮЧАЕТ SVS. SVS включается установкой VLDx > 0.

SVSON Бит 0 – SVS выключен 1 – SVS включен Выход SVS. Этот бит отражает выходное значение компаратора SVS.

SVSOP Бит 0 – Выход компаратора SVS имеет высокий уровень 1 – Выход компаратора SVS имеет низкий уровень Флаг SVS. Этот бит показывает состояние пониженного напря жения. Бит SVSFG остается установленным после устранения состояния пониженного напряжения до сброса программным SVSFG Бит 0 обеспечением.

0 – Состояние пониженного напряжения не произошло 1 – Произошло либо уже присутствует состояние пониженного напряжения Примечание: некорректная информация Исходное состояние регистра SVSCTL указано неправильно. Содержимое регистра SVSCTL сбрасывается только по brownout-условию. Значение SVSCTL сохраняется при генерации сигнала POR и в случае низкого уровня на выводе RST/NMI (аппаратный сброс), и в случае, когда POR генерируется самим моду лем SVS.

Библиотека Компэла Аппаратный умножитель Раздел VII.

MSP430x1xxFamily MSP430x1xxFamily Аппаратный умножитель В этом разделе описывается аппаратный умножитель. Аппаратный умно житель реализован в устройствах MSP430x14x и MSP430x16x.

7.1. Введение в аппаратный умножитель Аппаратный умножитель является периферийным устройством и не яв ляется частью ЦПУ MSP430. Это означает, что его действия не пересекаются с действиями ЦПУ. Регистры умножителя – это периферийные регистры, кото рые загружаются и читаются командами ЦПУ.

Аппаратный умножитель поддерживает:

• Умножение без знака;

• Умножение со знаком;

• Умножение без знака с накоплением;

• Умножение со знаком и накоплением;

• 1616 бит, 168 бит, 816 бит, 88 бит.

Блок-схема аппаратного умножителя показана на рис. 7.1.

150 rw MPY 130h 15 rw MPYS 132h OP1 OP2 138h MAC 134h MACS 136h 16 x 16 Умножитель Доступный регистр MPY = 0000 MACS MPYS 32 разряднфй умножитель MAC MPY, MPYSMAC, MACS Мультиплексор 32 разрядный умножитель SUMEXT 13Eh C RESHI 13Ch RESLO 13Ah S 15 r 0 31 rw rw Рис. 7-1. Блок-схема аппаратного умножителя 140 Библиотека Компэла Аппаратный умножитель Раздел VII.

7.2. Функционирование аппаратного умножителя Аппаратный умножитель поддерживает операции умножения без знака, умножения со знаком, умножения без знака с накоплением и умножение со знаком и накоплением. Тип операции выбирается адресом, в который записан первый операнд.

Аппаратный умножитель имеет два 16-разрядных регистра OP1 и OP2 и три регистра результата RESLO, RESHI и SUMEXT. В регистре RESLO содержится младшее слово результата, в RESHI – старшее слово результата, а в регистре SUMEXT находится информация о результате. Для появления результата необ ходимо 3 такта MCLK. Результат может быть прочитан следующей командой после записи в OP2. Исключение составляет случай,когда используется косвен ный режим адресации к регистру результата. В этом случае необходимо вста вить команду NOP перед чтением результата.

7.2.1. Операнд регистров Регистр OP1 первого операнда имеет четыре адреса, показанные в таблице 7.1, используемые при выборе режима умножения. Запись первого операнда по желаемому адресу позволит выбрать тип операции умножения, но не приведет к началу выполнения какой-либо операции. Запись второго операнда в регистр OP2 второго операнда инициирует операцию умножения. Запись в OP2 стартует выбранную операцию над значениями, сохраненными в OP1 и OP2. Результат записывается в три регистра результата RESLO, RESHI и SUMEXT.

Повторение операций умножения может выполняться без перезагрузки OP1, если значение в OP1 используется для последовательных операций. Нет необходимости перезаписывать значение в OP1 для выполнения операций.

Таблица 7-1. Адреса OP Адрес OP1 Имя регистра Операция 0130h MPY Умножение без знака 0132h MPYS Умножение со знаком 0134h MAC Умножение без знака с накоплением 0136h MACS Умножение со знаком и накоплением 7.2.2. Регистры результата Младший регистр результата RESLO содержит младшие 16 разрядов вы численного результата. Содержимое старшего регистра результата RESHI зави сит от операции умножения. Различные варианты содержимого RESHI приве дены в таблице 7.2.

Библиотека Компэла MSP430x1xxFamily Таблица 7-2. Возможные варианты содержимого регистра RESHI Режим Содержимое RESHI MPY Старшие 16 разрядов результата В старшем бите MSB регистра находится знак результата. Оставшиеся MPYS биты содержат старшие 15 разрядов результата. Используется пред ставление результата с дополнением до двух.

MAC Старшие 16 разрядов результата Старшие 16 разрядов результата. Используется представление резуль MACS тата с дополнением до двух.

Содержимое регистра расширенного суммирования SUMEXT зависит от выполненной операции умножения. Различные варианты содержимого SUMEXT приведены в таблице 7.3.

Таблица 7-3. Возможные варианты содержимого регистра SUMEXT Режим SUMEXT MPY SUMEXT всегда содержит 0000h SUMEXT содержит расширенный знак результата MPYS 00000h результат был положительный 0FFFFh результат был отрицательный SUMEXT содержит перенос результата MAC 0000h результат не содержит переноса 0001h результат имеет перенос SUMEXT содержит расширенный знак результата MACS 00000h результат был положительный 0FFFFh результат был отрицательный Потеря значащих разрядов и переполнение в режиме MACS Умножитель не может автоматически определить потерю значащих раз рядов или переполнение в режиме MACS. Диапазон аккумулятора для положи тельных чисел равен 0 – 7FFF FFFFh, а для отрицательных чисел 0FFF FFFh – 0000h. Переполнение происходит, когда результат суммирования двух отрица тельных чисел выходит за диапазон для положительного числа. Потеря зна чащих разрядов происходит, когда результат сложения двух положительных чисел выходит за диапазон для отрицательного числа. В обоих случаях регистр SUMEXT содержит правильный знак результата: 0FFFFh при переполнении и 0000h при потере значащих разрядов. Программное обеспечение пользователя должно определить и соответствующим образом обработать эти состояния.

142 Библиотека Компэла Аппаратный умножитель Раздел VII.

7.2.3. Примеры программного обеспечения Ниже приведены примеры для всех режимов умножителя. Все режимы 88 используют абсолютные адреса для регистров, поскольку ассемблер не позволит обеспечить доступ типа.B к регистрам-словам, когда используются метки из стандартного файла определений.

;

16x16 умножение без знака MOV #01234h,&MPY ;

Загрузка первого операнда MOV #05678h,&OP2 ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

8x8 умножение без знака. Абсолютная адресация.

MOV.B #012h,&0130h ;

Загрузка первого операнда MOV.B #034h,&0138h ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

16x16 умножение со знаком MOV #01234h,&MPYS ;

Загрузка первого операнда MOV #05678h,&OP2 ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

8x8 умножение со знаком. Абсолютная адресация.

MOV.B #012h,&0132h ;

Загрузка первого операнда SXT &MPYS ;

Знаковое расширение первого операнда MOV.B #034h,&0138h ;

Загрузка второго операнда SXT &OP2 ;

Знаковое расширение второго операнда ;

(запуск второго умножения) ;

... ;

Обработка результатов ;

16x16 умножение без знака с накоплением MOV #01234h,&MAC ;

Загрузка первого операнда MOV #05678h,&OP2 ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

8x8 умножение без знака с накоплением. Абсолютная адресация.

MOV.B #012h,&0134h ;

Загрузка первого операнда MOV.B #034h,&0138h ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

16x16 умножение со знаком и накоплением MOV #01234h,&MACS ;

Загрузка первого операнда MOV #05678h,&OP2 ;

Загрузка второго операнда ;

... ;

Обработка результатов ;

8x8 умножение со знаком и накоплением. Абсолютная адресация MOV.B #012h,&0136h ;

Загрузка первого операнда SXT &MACS ;

Знаковое расширение первого операнда MOV.B #034h,R5 ;

Временное расположение второго операнда SXT R5 ;

Знаковое расширение второго операнда MOV R5,&OP2 ;

Загрузка второго операнда ;

... ;

Обработка результатов 7.2.4. Косвенная адресация RESLO Когда используется косвенный или косвенный автоинкрементный режим адресации для доступа к регистрам результата, нужна, по крайней мере, одна команда между загрузкой второго операнда и доступа к одному из регистров результата:

Библиотека Компэла MSP430x1xxFamily ;

Доступ к результатам умножителя с косвенной адресацией MOV #RESLO,R5 ;

Загрузка адреса RESLO в R5 для косвенной ;

адресации MOV &OPER1,&MPY ;

Загрузка первого операнда MOV &OPER2,&OP2 ;

Загрузка второго операнда NOP ;

Необходим один цикл MOV @R5+,&xxx ;

Пересылка RESLO MOV @R5,&xxx ;

Пересылка RESHI 7.2.5. Использование прерываний Если прерывание произошло после записи OP1, но до записи OP2, а умно житель используется в процедуре обработки прерывания, исходный выбранный режим умножителя будет потерян и результат станет непредсказуемым. Чтобы этого избежать, нужно отключать прерывания перед использованием аппарат ного умножителя и не использовать его в процедурах обработки прерывания.

;

Отключение прерываний перед использованием аппаратного умножителя DINT ;

Запрещение прерываний NOP ;

Требуется для DINT MOV #xxh,&MPY ;

Загрузка первого операнда MOV #xxh,&OP2 ;

Загрузка второго операнда EINT ;

Разрешение прерываний ;

Обработка результатов 7.3. Регистры аппаратного умножителя Перечень регистров аппаратного умножителя приведен в таблице 7.4.

Таблица 7-4. Регистры аппаратного умножителя Краткое Тип Исходное Регистр Адрес обозначение регистра состояние Операнд один – умножение MPY Чтение/запись 0130h Неизменное Операнд один – умножение со MPYS Чтение/запись 0132h Неизменное знаком Операнд один – умножение с накоп MAC Чтение/запись 0134h Неизменное лением Операнд один – умножение со зна MACS Чтение/запись 0136h Неизменное ком и накоплением Операнд два OP2 Чтение/запись 0138h Неизменное Младшее слово результата RESLO Чтение/запись 013Ah Неопределенное Старшее слово результата RESHI Чтение/запись 013Ch Неопределенное Регистр знакового дополнения SUMEXT Чтение 013Eh Неопределенное 144 Библиотека Компэла Контроллер DMA Раздел VIII.

MSP430x1xxFamily MSP430x1xxFamily Контроллер DMA Модуль контроллера DMA переносит данные из одного адреса в другой без участия ЦПУ. Этот раздел описывает работу контроллера DMA. Контроллер DMA реализован в устройствах MSP430x15x и MSP430x16x.

8.1. Введение в контроллер DMA Контроллер прямого доступа к памяти (DMA) переносит данные из одного адреса в другой во всем адресном диапазоне без вмешательства ЦПУ. К при меру, контроллер DMA может переместить данные из памяти преобразования АЦП12 в ОЗУ.

Использование контроллера DMA может увеличить пропускную способ ность периферийных модулей. Также в результате его использования снижа ется потребляемой системой мощности, поскольку ЦПУ может оставаться в режиме пониженного энергопотребления без пробуждения при перемещении данных в/из периферии.

Контроллер DMA обладает следующими возможностями:

• Три независимых канала переноса;

• Конфигурируемые приоритеты канала DMA;

• Необходимо только два тактовых цикла MCLK;

• Возможен перенос байтов, слов или смешанно байтов/слов;

• Размер блока до 65535 байт или слов;

• Набор конфигурируемых источников запуска переноса;

• Возможность выбора условия запуска переноса по фронту/спаду или по уровню;

• Четыре режима адресации;

• Одиночный, блочный или пакетно-блочный режимы переноса.

Блок-схема контроллера DMA показана на рис. 8.1.

8.2. Функционирование DMA Контроллер DMA конфигурируется программным обеспечением пользо вателя. В следующих далее разделах описывается инициализация и функцио нирование DMA.

8.2.1. Режимы адресации DMA Контроллер DMA имеет четыре режима адресации. Режимы адресации каждого канала DMA конфигурируются независимо друг от друга. Например, канал 0 может выполнять перенос между двумя фиксированными адресами, в то время как в канале 1 выполняются переносы между двумя блоками адре Библиотека Компэла Контроллер DMA Раздел VIII.

DMA0TSELx Активность JTAG Запрос NMI прерывания DMAREQ 0000 Останов ENNMI TACCR2_CCIFG ROUNDROBIN TBCCR2_CCIFG Приняты данные USART0 DMADSTINCRx DMADTx Готовность передачи USART0 DMADSTBYTE DAC12_0IFG 2 ADC12IFGx Канал 0 DMA TACCR0_CCIFG TBCCR0_CCIFG DMA0SA Приняты данные USART1 DT Готовность передачи USART1 DMA0DA Готовность умножителя Нет запуска Нет запуска DMA0SZ DMA1IFG DMAE0 DMASRSBYTE DMASRCINCRx DMAEN DMA1TSELx DMADSTINCRx DMADTx DMAREQ TACCR2_CCIFG 0001 DMADSTBYTE 2 TBCCR2_CCIFG Приняты данные USART0 Канал 1 DMA Готовность передачи USART0 DAC12_0IFG DMA1SA ADC12IFGx 0110 DT TACCR0_CCIFG 0111 Адресное DMA1DA TBCCR0_CCIFG 1000 пространство Приняты данные USART1 DMA1SZ Готовность передачи USART1 Готовность умножителя Нет запуска DMASRSBYTE Нет запуска DMASRCINCRx DMAEN DMA1IFG DMAE0 DMADSTINCRx DMADTx DMA2TSELx DMADSTBYTE 4 2 Канал 2 DMA DMAREQ TACCR2_CCIFG DMA2SA TBCCR2_CCIFG DT Приняты данные USART0 DMA2DA Готовность передачи USART0 DAC12_0IFG DMA2SZ ADC12IFGx TACCR0_CCIFG TBCCR0_CCIFG 1000 DMASRSBYTE Приняты данные USART1 DMASRCINCRx DMAEN Готовность передачи USART1 Готовность умножителя DMAONFETCH Нет запуска Нет запуска DMA1IFG Останов ЦПУ DMAE0 Рис. 8-1. Блок-схема контроллера DMA сов. Режимы адресации показаны на рис. 8.2. Существуют следующие режимы адресации:

• Фиксированный адрес к фиксированному адресу;

• Фиксированный адрес к блоку адресов;

• Блок адресов к фиксированному адресу;

• Блок адресов к блоку адресов.

Библиотека Компэла Приоритет DMA и управление MSP430x1xxFamily Контроллер Контроллер Адресное пространство Адресное пространство DMA DMA С заданного адреса в заданный адрес С заданного адреса в блок адресов Контроллер Контроллер Адресное пространство Адресное пространство DMA DMA Из блока адресов в заданный адрес Из блока адресов в блок адресов Рис. 8-2. Режимы адресации DMA Режимы адресации конфигурируются с помощью управляющих битов DMASRCINCRx и DMADSTINCRx. Биты DMASRCINCRx выбираются, если адрес источника инкрементируется, декрементируется или не изменяется после каж дого переноса. Биты DMADSTINCRx выбираются, если адрес назначения инкре ментируется, декрементируется или не изменяется после каждого переноса.

Переносы могут быть такими: байт-байт, слово-слово, байт-слово или сло во-байт. Когда выполняется перенос слово-байт, переносится только младший байт слова-источника. Когда выполняется перенос байт-слово, старший байт слова-получателя очищается, когда происходит перенос.

Библиотека Компэла Контроллер DMA Раздел VIII.

8.2.2. Режимы переноса DMA Контроллер DMA имеет шесть режимов переноса, определяемых битами DMADTx, в соответствии с таблицей 8-1. В каждом канале режим переноса кон фигурируется индивидуально. К примеру, канал 0 может быть сконфигуриро ван в одиночном режиме переноса, канал 1 в режиме пакетно-блочного пере носа, а канал 2 работать в повторяющемся блочном режиме. Режим переноса конфигурируется независимо от режима адресации. Любой режим адресации можно использовать в любом режиме переноса.

Таблица 8-1. Режимы переноса DMA DMADTx Режим переноса Описание Каждый перенос нуждается в запуске. DMAEN автоматически 000 Одиночныйперенос очищается после выполнения количества переносов, опреде ленного в DMAxSZ.

Блок переносится полностью после одного запуска. DMAEN 001 Блочныйперенос автоматически очищается после завершения переноса блока.

ЦПУ активен в промежутках между переносами блоков.

010, 011 Пакетно-блочный перенос DMAEN автоматически очища ется после завершения пакетно блочного переноса.

Каждый перенос нуждается в Повторяющийся одиночный 100 запуске. DMAEN остается уста перенос новленным.

Блок переносится полностью Повторяющийся блочный 101 после одного запуска. DMAEN перенос остается установленным.

ЦПУ активен в промежутках Повторяющийся пакетно-блоч- между переносами блоков.

110, ный перенос DMAEN остается установлен ным.

Одиночный перенос В одиночном режиме переноса пересылка каждого байта/слова требует отдельного запуска. Диаграмма состояний при одиночном переносе показана на рис. 8-3.

Библиотека Компэла MSP430x1xxFamily DMAEN = Сброс DMAEN = DMAEN = DMAEN = DMAREQ = T_Size DMAxSZ DMAxSZ T_Size DMAxSA T_SourceAdd [DMADTx = DMAxDA T_DestAdd и DMAxSZ = 0] или DMAEN = DMAABORT = Ожидание DMAABORT = 0 DMAREQ = DMAxSZ > Ожидание запуска и DMAEN = [+Запуск и DMALEVEL = 0 ] или [Запуск = 1 и DMALEVEL = 1] 2 x MCLK Останов ЦПУ, T_Size DMAxSZ DMAxSA T_SourceAdd перенос одного DMAxDA T_DestAdd байта/слова [ENNMI = и NMI событие или DMADTx = [DMALEVEL = и DMAxSZ = и запуск = 0] и DMAEN = Декремент DMAxSZ Модификация T_SourceAdd Модификация T_DestAdd Рис. 8-3. Диаграмма состояний одиночного переноса DMA Регистр DMAxSZ используется для задания числа переносов, которые нужно выполнить. Биты DMADSTINCRx и DMASRCINCRx выбираются, если ад рес получателя и адрес источника инкрементируются или декрементируются после каждого переноса. Если DMAxSZ=0, переносы не выполняются.

Регистры DMAxSA, DMAxDA и DMAxSZ копируются во временные регист ры. Временные значения DMAxSA и DMAxDA инкрементируются или декремен тируются после каждого переноса. Регистр DMAxSZ декрементируется после каждого переноса. Когда регистр DMAxSZ декрементируется до нуля, он пе резагружается из временного регистра и происходит установка соответствую Библиотека Компэла Контроллер DMA Раздел VIII.

щего флага DMAIFG. Когда DMADTx=0, бит DMAEN автоматически очищается, когда DMAxSZ декрементируется до нуля и он должен быть снова установлен для выполнения другого переноса.

В повторяющемся одиночном режиме переноса контроллер DMA остается включенным с DMAEN=1, и переносы выполняются каждый раз при появлении условия запуска.

Блочные переносы В блочном режиме перенос полного блока данных выполняется после всего лишь одного запуска. Когда DMADTx=1, бит DMAEN очищается после за вершения переноса блока и должен быть установлен снова перед запуском пе реноса другого блока. После запуска переноса блока все последующие сигналы запуска, поступающие в ходе выполнения блочного переноса, игнорируются.

Диаграмма состояний блочного переноса показана на рис. 8-4.

Регистр DMAxSZ используется для задания размера блока, а биты DMADSTINCRx и DMASRCINCRx выбираются, если адрес получателя и адрес источника инкрементируется или декрементируется после каждого переноса блока. Если DMAxSZ=0, переносы не выполняются.

Регистры DMAxSA, DMAxDA и DMAxSZ копируются во временные регист ры. Временные значения DMAxSA и DMAxDA инкрементируются или декремен тируются после каждого переноса в блоке. Регистр DMAxSZ декрементируется после каждого переноса блока и содержит количество оставшихся в блоке пе реносов. Когда регистр DMAxSZ декрементируется до нуля, он перезагружается из временного регистра, и устанавливается соответствующий флаг DMAIFG.

В процессе переноса блока ЦПУ приостанавливается до завершения перено са блока. Для выполнения поблочного переноса необходимо 2MCLKDMASZ тактовых циклов. После завершения переноса блока ЦПУ возобновляет работу с предыдущего состояния.

В режиме повторяющегося блочного переноса бит DMAEN остается уста новленным после завершения переноса блока. Следующий после завершенно го повторяющегося блочного переноса сигнал запуска запустит другой блоч ный перенос.

Пакетно-блочные переносы В пакетно-блочном режиме переносы блоков, чередуются с работой ЦПУ.

ЦПУ выполняет 2 MCLK цикла после переноса каждых четырех байт/слов блока.

В результате производительность ЦПУ составляет 20% от номинальной. После завершения пакетно-блочного переноса ЦПУ вновь начинает работать со 100% производительностью, а бит DMAEN очищается. DMAEN должен быть установ Библиотека Компэла MSP430x1xxFamily DMAEN = Сброс DMAEN = DMAEN = DMAEN = DMAREQ = T_Size DMAxSZ DMAxSZ T_Size DMAxSA T_SourceAdd [DMADTx = DMAxDA T_DestAdd и DMAxSZ = 0] или DMAEN = DMAABORT = Ожидание DMAREQ = T_Size DMAxSZ DMAABORT = DMAxSA T_SourceAdd DMAxDA T_DestAdd Ожидание запуска DMADTx = и DMAxSZ = и DMAEN = [+Запуск и DMALEVEL = 0 ] или [Запуск = 1 и DMALEVEL = 1] 2 x MCLK Останов ЦПУ, перенос одного байта/слова [ENNMI = и NMI событие или DMAxSZ > [DMALEVEL = и запуск = 0] Декремент DMAxSZ Модификация T_SourceAdd Модификация T_DestAdd Рис. 8-4. Диаграмма состояний блочного переноса DMA лен снова перед запуском другого пакетно-блочного переноса. После запуска пакетно-блочного переноса последующие сигналы запуска, появляющиеся во время выполнения пакетно-блочного переноса, игнорируются. Диаграмма со стояний пакетно-блочного переноса показана на рис. 8-5.

Регистр DMAxSZ используется для задания размера блока, а биты DMADSTINCRx и DMASRCINCRx выбираются, если адрес получателя и адрес источника инкрементируется или декрементируется после каждого переноса блока. Если DMAxSZ=0, переносы не выполняются.

Регистры DMAxSZ, DMAxDA и DMAxSZ копируются во временные регист ры. Временные значения DMAxSA и DMAxDA инкрементируются или декремен Библиотека Компэла Контроллер DMA Раздел VIII.

DMAEN = Сброс DMAEN = DMAEN = DMAREQ = DMAEN = T_Size DMAxSZ DMAxSZ T_Size [DMADTx = {2, 3} DMAxSA T_SourceAdd и DMAxSZ = 0] DMAxDA T_DestAdd или DMAEN = DMAABORT = Ожидание DMAABORT= Ожидание запуска [+Запуск и DMALEVEL = 0 ] или [Запуск = 1 и DMALEVEL = 1] 2 x MCLK Останов ЦПУ, перенос одного слова/байта [ENNMI = и событие NMI DMAREQ = или T_Size DMAxSZ DMAxSA T_SourceAdd [DMALEVEL = DMAxDA T_DestAdd и Запуск = 0] DMAxSZ > Декремент DMAxSZ Модификация T_SourceAdd Модификация T_DestAdd DMAxSZ > 0 и DMAxSZ > выполнен перенос множества из 4 х слов/байт [DMADTx = {6, 7} AND DMAxSZ = 0] 2 x MCLK Пакетный режим (ЦПУ освобождается на 2хMCLK) Рис. 8-5. Диаграмма состояний пакетно-блочного переноса DMA Библиотека Компэла MSP430x1xxFamily тируются после каждого переноса в блоке. Регистр DMAxSZ декрементирует ся после каждого переноса блока и содержит количество оставшихся в блоке переносов. Когда DMAxSZ декрементируется до нуля, он перезагружается из временного регистра и устанавливается соответствующий флаг DMAIFG.

В повторяющемся пакетно-блочном режиме бит DMAEN остается установ ленным после завершения пакетно-блочного переноса и последующие сигналы запуска для инициирования пакетно-блочного переноса не нужны. Другой па кетно-блочный перенос начинается немедленно после завершенного пакетно блочного переноса. В этом случае, переносы могут быть остановлены очисткой бит DMAEN или по NMI-прерыванию, если установлен ENNMI. В режиме повто ряющегося пакетно-блочного переноса производительность будет ЦПУ состав лять 20% от номинальной до момента остановки пакетно-блочного переноса.

8.2.3 Инициирование DMA-переносов Источники запуска переноса в каждом канале DMA конфигурируют ся независимо с помощью битов DMAxTSELx в соответствии с таблицей 8-2.

Биты DMAxTSELx должны модифицироваться только тогда, когда бит DMAEN DMACTLx равен 0. В противном случае могут произойти непредсказуемые за пуски DMA.

Когда выбирается условие запуска, оно не должно быть уже выполнено, поскольку в этом случае запуск не произойдет. К примеру, если бит TACCR CCIFG выбран как источник запуска, и он уже был установлен, перенос не будет выполнен до момента новой установки бита TACCR2 CCIFG.

Запуски по фронту Когда DMALEVEL=0, используется условие запуска по фронту, когда фронт сигнала запуска инициирует перенос. В режиме одиночного переноса для вы полнения каждого переноса необходим собственный сигнал запуска. Когда ис пользуется блочный или пакетно-блочный режим, для инициирования блочно го или пакетно-блочного переноса необходим только один сигнал запуска.

Запуски по уровню Когда DMALEVEL=1, используется условие запуска по уровню. Для пра вильной работы механизм запуска по уровню может использоваться только тогда, когда в качестве условия запуска выбран внешний триггер DMAE0. DMA переносы запускаются в течение всего времени, пока сигнал запуска имеет вы сокий уровень и бит DMAEN остается установленным.

Для завершения блочного или пакетно-блочного переноса сигнал запуска должен оставаться в состоянии высокого уровня. Если во время выполнения Библиотека Компэла Контроллер DMA Раздел VIII.

блочного или пакетно-блочного переноса сигнал запуска переходит в состоя ние низкого уровня, контроллер DMA удерживается в текущем состоянии до тех пор, пока сигнал запуска вновь не примет высокий уровень или пока регистры DMA не будут модифицированы программным обеспечением. Если регистры DMA программно не модифицировались, когда сигнал запуска снова перешел в состояние высокого уровня, перенос возобновляется с того состояния, в ко тором он оставался, когда сигнал запуска стал низкого уровня.

Когда DMALEVEL=1, рекомендуется выбирать режимы переноса при DMADTx={0, 1, 2, 3}, поскольку бит DMAEN автоматически сбрасывается после конфигурирования переноса.

Останов выполнения команд для DMA переносов Бит DMAONFETCH определяет, когда ЦПУ остановится для выполнения DMA переноса. Когда DMAONFETCH=0, ЦПУ останавливается немедленно и пе ренос начинается, когда получен сигнал запуска. Когда DMAONFETCH=1, ЦПУ заканчивает выполнение текущей команды, затем контроллер DMA останавли вает ЦПУ и начинает перенос.

Примечание: DMAONFETCH обязательно должен использоваться, когда DMA записывает в флэш.

Если контроллер DMA используется для записи во флэш-память, бит DMAONFETCH должен быть установлен. В противном случае результат работы может быть непредсказуем.

Таблица 8-2. Источники запуска DMA DMAxTSELx Действие Установка бита DMAREQ запускает DMA-перенос. Бит DMAREQ автоматически сбрасывается, когда начинается перенос.

Перенос запускается, когда устанавливается флаг TACCR2 CCIFG. Флаг TACCR 0001 CCIFG автоматически сбрасывается, когда начинается перенос. Если бит TACCR CCIE установлен, флаг TACCR2 CCIFG не запустит перенос.

Перенос запускается, когда устанавливается флаг TBCCR2 CCIFG. Флаг TBCCR 0010 CCIFG автоматически сбрасывается, когда начинается перенос. Если бит TBCCR CCIE установлен, флаг TBCCR2 CCIFG не запустит перенос.

Перенос запускается, когда модуль USART0 принимает новые данные. В режиме I2C запуск происходит при условии приема данных, но не при установке флага RXRDYIFG.

RXRDYIFG не очищается, когда начинается перенос, а программная установка 0011 RXRDYIFG не приводит к запуску переноса. Если RXRDYIE установлен, условие приема данных не вызовет запуска переноса. В UART или SPI режимах перенос запускается, когда установлен флаг URXIFG0. URXIFG0 автоматически сбрасывается, когда начина ется перенос. Если URXIE0 установлен, флаг URXIFG0 не запускает перенос.

Библиотека Компэла MSP430x1xxFamily Таблица 8-2. (Окончание) DMAxTSELx Действие Перенос запускается, когда модуль USART0 готов передавать новые данные. В режиме I2C запуск происходит при условии готовности передачи данных, но не при установке флага TXRDYIFG. TXRDYIFG не очищается, когда начинается пере нос, а программная установка TXRDYIFG не приводит к запуску переноса. Если TXRDYIE установлен, условие готовности передачи данных не вызовет запуска переноса. В UART или SPI режимах перенос запускается, когда установлен флаг UTXIFG0. UTXIFG0 автоматически сбрасывается, когда начинается перенос. Если UTXIE0 установлен, флаг UTXIFG0 не запускает перенос.

Перенос запускается, когда устанавливается флаг DAC12_0CTL DAC12IFG. Флаг DAC12_0CTL DAC12IFG автоматически очищается, когда начинается перенос.

Если DAC12_0CTL DAC12IE установлен, флаг DAC12_0CTL DAC12IFG не запускает перенос.

Перенос запускается флагом ADC12IFGx. Когда выполняется преобразование в одном канале, соответствующий флаг ADC12IFGx запускает перенос. Когда выполняется повторяющаяся последовательность преобразований, перенос за пускается флагом ADC12IFGx последнего преобразования в последовательности.

Перенос запускается, когда преобразование завершено и ADC12IFGx установлен.

Установка ADC12IFGx программным обеспечением перенос не запускает. Все флаги ADC12IFGx сбрасывается автоматически, когда контроллер DMA обращает ся к соответствующему регистру ADC12MEMx.

Перенос запускается, когда устанавливается флаг TACCR0 CCIFG. Флаг TACCR 0111 CCIFG автоматически сбрасывается, когда перенос стартует. Если бит TACCR CCIE установлен, флаг TACCR0 CCIFG не запускает перенос.

Перенос запускается, когда устанавливается флаг TBCCR0 CCIFG. Флаг TBCCR 1000 CCIFG автоматически сбрасывается, когда перенос стартует. Если бит TBCCR CCIE установлен, флаг TBCCR0 CCIFG не запускает перенос.

Перенос запускается, когда устанавливается флаг URXIFG1. URXIFG1 автома 1001 тически сбрасывается, когда перенос стартует. Если URXIE1 установлен, флаг URXIFG1 не запускает перенос.

Перенос запускается, когда устанавливается флаг UTXIFG1. UTXIFG1 автоматичес 1010 ки сбрасывается, когда перенос стартует. Если UTXIE1 установлен, флаг UTXIFG не запускает перенос.

1011 Перенос запускается, когда аппаратный умножитель готов для нового операнда.

1100 Перенос не запускается.

1101 Перенос не запускается.

Перенос запускается, когда устанавливается флаг DMAxIFG. DMA0IFG запускает 1110 канал 1, DMA1IFG запускает канал 2, а DMA2IFG запускает канал 0. Ни один из флагов DMAxIFG автоматически не сбрасывается, когда перенос стартует.

1111 Перенос запускается внешним сигналом от DMAE0.

Библиотека Компэла Контроллер DMA Раздел VIII.

8.2.4. Останов DMA-переносов Есть два способа остановить выполняющийся DMA-перенос:

• Одиночный, блочный или пакетно-блочный перенос может быть останов лен NMI-прерыванием, если установлен бит ENNMI в регистре DMACTL1.

• Пакетно-блочный перенос может быть остановлен очисткой бита DMAEN.

8.2.5. Приоритеты каналов DMA По умолчанию приоритеты DMA-каналов такие: DMA0-DMA1-DMA2. Если одновременно появляются или находятся в ожидании два или три сигнала за пуска, первым завершает перенос (одиночный, блочный или пакетно-блочный перенос) канал с наивысшим приоритетом, затем канал со вторым приорите том и в завершение канал с третьим приоритетом. Выполняющиеся переносы не приостанавливаются, если запускается перенос в канале с более высоким приоритетом. Канал с высшим приоритетом ожидает завершения выполняю щегося переноса, и только затем стартует.

Приоритеты DMA-каналов конфигурируются с помощью бита ROUNDROBIN.

Когда бит ROUNDROBIN установлен, низший приоритет получает канал, завер шивший перенос. Последовательность приоритетов каналов всегда остается подобной DMA0-DMA1-DMA2, например:

Приоритет DMA Завершенный перенос Новый приоритет DMA DMA0 – DMA1 – DMA2 DMA1 DMA2 – DMA0 – DMA DMA2 – DMA0 – DMA1 DMA2 DMA0 – DMA1 – DMA DMA0 – DMA1 – DMA2 DMA0 DMA1 – DMA2 – DMA Когда бит ROUNDROBIN очищен, приоритеты каналов возвращается к при оритетам по умолчанию.

8.2.6. Длительность цикла DMA-переноса Контроллер DMA нуждается в одном или двух тактовых циклах MCLK для синхронизации перед каждым одиночным переносом или полным блочным или пакетно-блочным переносом. Для переноса каждого байта/слова нужно два цикла MCLK после синхронизации и один цикл времени ожидания после переноса. Поскольку контроллер DMA использует MCLK, продолжительность цикла DMA определяется режимом работы MSP430 и установками системы тактирования.

Если источник MCLK активен, но ЦПУ выключено, контроллер DMA будет использовать источник MCLK для каждого переноса без включения ЦПУ. Если источник MCLK выключен, контроллер DMA временно перезапустит MCLK с Библиотека Компэла MSP430x1xxFamily тактированием от DCOCLK для выполнения одиночного переноса или полного блочного или пакетно-блочного переноса. ЦПУ остается выключенным, а после завершения переноса выключается MCLK. Максимальная длительность цикла DMA для всех режимов работы показана в таблице 8-3.

Таблица 8-3. Максимальная длительность цикла одиночного DMA-переноса Источник Максимальная продолжи Режим работы ЦПУ тактирования тельность цикла DMA Активный режим MCLK=DCOCLK 4 цикла MCLK Активный режим MCLK=LFXT1CLK 4 цикла MCLK Режим пониженного потребления MCLK=DCOCLK 5 циклов MCLK LPM0/ Режим пониженного потребления MCLK=DCOCLK 5 циклов MCLK + 6 мкС* LPM3/ Режим пониженного потребления MCLK=LFXT1CLK 5 циклов MCLK LPM0/ Режим пониженного потребления LPM3 MCLK=LFXT1CLK 5 циклов MCLK Режим пониженного потребления LPM4 MCLK=LFXT1CLK 5 циклов MCLK + 6 мкС* * Дополнительные 6 мкС необходимы для запуска DCOCLK. Этот параметр в справочном руко водстве называется t(LPMx).

8.2.7. Использование DMA с системными прерываниями DMA переносы не прерываются системными прерываниями. Системные прерывания ожидают завершения переноса. Немаскируемые NMI-прерывания могут прервать работу DMA-контроллера, если установлен бит ENNMI.

Процедуры обработки системного прерывания прерываются DMA перено сами. Если процедура обработки прерывания или какая-либо другая подпро грамма должны выполняться без прерываний, контроллер DMA необходимо отключить перед выполнением такой подпрограммы.

8.2.8. Прерывания контроллера DMA Каждый канал DMA имеет собственный флаг DMAIFG. Каждый флаг DMAIFG устанавливается в любом режиме, когда соответствующий регистр DMAxSZ досчитывает до нуля. Если соответствующие биты DMAIE и GIE уста новлены, генерируется запрос прерывания.

Все флаги DMAIFG – источники только одного вектора прерывания кон троллера DMA, а вектор прерывания общий с модулем DAC12. Программное обеспечение должно проверить флаги DMAIFG и DAC12IFG, чтобы определить источник прерывания. Флаги DMAIFG автоматически не сбрасываются и долж ны быть сброшены программно.

Библиотека Компэла Контроллер DMA Раздел VIII.

8.2.9. Использование модуля I2C с контроллером DMA Модуль I2C может стать источником двух условий запуска для контроллера DMA. Модуль I2C может запустить перенос, когда приняты новые данные I2C и когда появилась необходимость в передаче данных.

Биты TXDMAEN и RXDMAEN разрешают или запрещают использование контроллера DMA с модулем I2C. Когда RXDMAEN=1, контроллер DMA может быть использован для переноса данных из модуля I2C после приема данных мо дулем I2C. Когда RXDMAEN=1, RXRDYIE игнорируется и RXRDYIFG не генерирует прерывание.

Когда TXDMAEN=1, контроллер DMA может быть использован для перено са данных в модуль I2C для передачи. Когда TXDMAEN=1, TXRDYIE игнорируется и TXRDYIFG не генерирует прерывание.

8.2.10. Использование АЦП12 с контроллером DMA Устройства MSP430 с интегрированным контроллером DMA могут автома тически перемещать данные из любого регистра ADC12MEMx в другое место.

Переносы DMA выполняются без вмешательства ЦПУ и независимо от любого режима пониженного энергопотребления. Контроллер DMA увеличивает про пускную способность модуля АЦП12 и расширяет возможные сферы приме нения MSP430 в малопотребляющих приложениях, позволяя ЦПУ оставаться выключенным при выполнении переноса данных.

DMA переносы могут быть запущены от любого флага ADC12IFGx. Когда CONSEQx={0,2}, флаг ADC12IFGx для ADC12MEMx, используемого при преобра зовании, может запустить DMA перенос. Когда CONSEQx={1, 3}, флаг ADC12IFGx для последнего в последовательности ADC12MEMx может запустить DMA пере нос. Любой флаг ADC12IFGx автоматически очищается, когда контроллер DMA обращается к соответствующему регистру ADC12MEMx.

8.2.11. Использование ЦАП12 с контроллером DMA Устройства MSP430 с интегрированным контроллером DMA могут авто матически перемещать данные в регистр DAC12_xDAT. Переносы DMA выпол няются без вмешательства ЦПУ и независимо от любого режима пониженного энергопотребления. Контроллер DMA увеличивает пропускную способность модуля ЦАП12 и расширяет возможные сферы применения MSP430 в мало потребляющих приложениях, позволяя ЦПУ оставаться выключенным при вы полнении переноса данных.

Приложения, в которых требуется генерировать периодические колеба ния, могут получить существенную выгоду от использования контроллера DMA с ЦАП12. Например, приложение, создающее синусоидальное колебание, мо жет хранить значения синусоиды в таблице. Контроллер DMA способен авто Библиотека Компэла MSP430x1xxFamily матически непрерывно переносить эти значения в ЦАП12 через заданные ин тервалы времени, создавая синусоиду при остановленном ЦПУ. Флаг DAC12IFG DAC12_xCTL автоматически очищается, когда контроллер DMA обращается к регистру DAC12_xDAT.

8.3. Регистры DMA Перечень регистров DMA приведен в таблице 8-4.

Таблица 8-4. Регистры DMA Краткое Тип Исходное Регистр Адрес обозначение регистра состояние Сбрасывается Регистр 0 управления DMA DMACTL0 Чтение/запись 0122h с POR Сбрасывается Регистр 1 управления DMA DMACTL1 Чтение/запись 0124h с POR Сбрасывается Регистр управления канала 0 DMA DMA0CTL Чтение/запись 01E0h с POR Регистр адреса источника DMA0SA Чтение/запись 01E2h Не изменяется канала 0 DMA Регистр адреса получателя DMA0DA Чтение/запись 01E4h Не изменяется канала 0 DMA Регистр объема переноса DMA0SZ Чтение/запись 01E6h Не изменяется канала 0 DMA Сбрасывается Регистр управления канала 1 DMA DMA1CTL Чтение/запись 01E8h с POR Регистр адреса источника DMA1SA Чтение/запись 01EAh Не изменяется канала 1 DMA Регистр адреса получателя DMA1DA Чтение/запись 01ECh Не изменяется канала 1 DMA Регистр объема переноса DMA1SZ Чтение/запись 01EEh Не изменяется канала 1 DMA Сбрасывается Регистр управления канала 2 DMA DMA2CTL Чтение/запись 01F0h с POR Регистр адреса источника DMA2SA Чтение/запись 01F2h Не изменяется канала 2 DMA Регистр адреса получателя DMA2DA Чтение/запись 01F4h Не изменяется канала 2 DMA Регистр объема переноса DMA2SZ Чтение/запись 01F6h Не изменяется канала 2 DMA DMACTL0, регистр 0 управления DMA 15 14 13 12 11 10 9 Зарезервировано DMA2TSELx rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) Библиотека Компэла Контроллер DMA Раздел VIII.

7 6 5 4 3 2 1 DMA1TSELx DMA0TSELx rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) Зарезервировано Биты 15-12 Зарезервировано Выбор источника сигнала запуска DMA. Эти биты определяют источник сигнала запуска DMA-переноса.

0000 – Бит DMAREQ (программный запуск) 0001 – Бит TACCR2 CCIFG 0010 – Бит TBCCR2 CCIFG 0011 – URXIFG0 (режим UART/SPI), данные приняты USART (режим I2C) 0100 – UTXIFG0 (режим UART/SPI), готовность передачи USART0 (режим I2C) 0101 – Бит DAC12IFG DAC12_0CTL 0110 – Бит ADC12IFGx ADC DMA2TSELx Биты 11- 0111 – Бит TACCR0 CCIFG 1000 – Бит TBCCR2 CCIFG 1001 – Бит URXIFG 11010 – Бит UTXIFG 11011 – Готовность умножителя 1100 – Действие не производится 1101 – Действие не производится 1110 – Бит DMA0IFG запускает канал 1 DMA Бит DMA1IFG запускает канал 2 DMA Бит DMA2IFG запускает канал 0 DMA 1111 – Внешний запуск DMAE DMA1TSELx Биты 7-4 Подобно DMA2TSELx DMA0TSELx Биты 3-0 Подобно DMA2TSELx DMACTL1, регистр 1 управления DMA 15 14 13 12 11 10 9 0 0 0 0 0 0 0 r0 r0 r0 r0 r0 r0 r0 r 7 6 5 4 3 2 1 DMA ROUND 0 0 0 0 0 ENNMI ONFETCH ROBIN r0 r0 r0 r0 r0 rw-(0) rw-(0) rw-(0) Зарезервировано Биты 15-3 Зарезервировано. Только чтение. Всегда читаются как 0.

Выборка DMA 0 – DMA перенос происходит немедленно DMAONFETCH Бит 1 – DMA перенос происходит при выборке следующей коман ды после запуска Библиотека Компэла MSP430x1xxFamily Этот бит разрешает циклическое движение приоритетов каналов DMA.

ROUNDROBIN Бит 1 0 – Устанавливается следующий приоритет DMA каналов:

DMA0-DMA1-DMA 1 – Приоритет DMA каналов изменяется с каждым переносом Разрешение NMI. Этот бит разрешает прерывание DMA пере носа немаскируемым прерыванием NMI. Когда NMI прерывает DMA перенос, текущий перенос завершается нормально, но ENNMI Бит 0 последующие переносы прекращаются и устанавливается флаг DMAABORT.

0 – NMI прерывание не прерывает DMA перенос.

1 – NMI прерывание прерывает DMA перенос.

DMAxCTL, DMA регистр управления каналом x 15 14 13 12 11 10 9 Зарезер DMADTx DMADSTINCRx DMASRCINCRx вировано rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) 7 6 5 4 3 2 1 DMA DMA DMA DMA DMAEN DMAIFG DMAIE DMAREQ DSTBYTE SRCBYTE LEVEL ABORT rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) rw-(0) Зарезервировано Бит 15 Зарезервирован Режим переноса DMA.

000 – Одиночный перенос 001 – Блочный перенос 010 – Пакетно-блочный перенос DMADTx Биты 14-12 011 – Пакетно-блочный перенос 100 – Повторный одиночный перенос 101 – Повторный блочный перенос 110 – Повторный пакетно-блочный перенос 111 – Повторный пакетно-блочный перенос Инкремент DMA получателя. Этот бит позволяет выбрать автоматическое инкрементирование или декрементирование адреса получателя после переноса каждого байта или слова.

Когда DMADSTBYTE=1, адрес получателя инкрементирует ся/декрементируется на единицу. Когда DMADSTBYTE=0, адрес получателя инкрементируется/декрементируется на 2.

DMADSTINCRx Биты 11-10 DMAxDA копируется во временный регистр и уже временный регистр инкрементируется или декрементируется. DMAxDA не инкрементируется и не декрементируется.

00 – Адрес получателя не изменяется 01 – Адрес получателя не изменяется 10 – Адрес получателя декрементируется 11 – Адрес получателя инкрементируется Библиотека Компэла Контроллер DMA Раздел VIII.

Инкремент DMA источника. Этот бит позволяет выбрать автоматическое инкрементирование или декрементирование адреса источника после переноса каждого байта или слова.

Когда DMASRCBYTE=1, адрес источника инкрементируется/ декрементируется на единицу. Когда DMASRCBYTE=0, адрес источника инкрементируется/декрементируется на 2. DMAxSA DMASRCINCRx Биты 9-8 копируется во временный регистр и уже временный регистр инкрементируется или декрементируется. DMAxSA не инкре ментируется и не декрементируется.

00 – Адрес источника не изменяется 01 – Адрес источника не изменяется 10 – Адрес источника декрементируется 11 – Адрес источника инкрементируется Байт DMA получателя. Этот бит определяет формат получате ля: байт или слово.

DMADSTBYTE Бит 0 – Слово.

1 – Байт.

Байт DMA источника. Этот бит определяет формат источник:

байт или слово.

DMASRCBYTE Бит 0 – Слово.

1 – Байт.

Уровень DMA. Этот бит позволяет выбрать условие запуска переноса: по перепаду или по уровню.

DMALEVEL Бит 0 – Чувствительность к перепаду (фронт сигнала) 1 – Чувствительность к уровню (высокий уровень) Разрешение DMA DMAEN Бит 4 0 – Запрещено 1 – Разрешено Флаг DMA прерывания DMAIFG Бит 3 0 – Прерывание не ожидается 1 – Ожидается прерывание Разрешение DMA прерывания DMAIE Бит 2 0 – Запрещено 1 – Разрешено Прекращение DMA переносов. Этот бит показывает, что DMA перенос был прерван NMI прерыванием.

DMAABORT Бит 0 – DMA перенос не прерывался 1 – DMA перенос был прерван NMI прерыванием Запрос DMA. Программно управляемый старт DMA. Бит DMAREQ сбрасывается автоматически.

DMAREQ Бит 0 – Нет DMA старта 1 – Старт DMA DMAxSA, регистр адреса источника DMA 15 14 13 12 11 10 9 DMAxSAx rw rw rw rw rw rw rw rw Библиотека Компэла MSP430x1xxFamily 7 6 5 4 3 2 1 DMAxSAx rw rw rw rw rw rw rw rw Адрес DMA источника. Регистр адреса источника указывает адрес источника DMA для одиночных переносов или первый DMAxSAx Биты 15-0 адрес источника для блочных переносов. Регистр адреса источника остается неизменным во время блочных или пакет но-блочных переносов.

DMAxDA, регистр адреса получателя DMA 15 14 13 12 11 10 9 DMAxDAx rw rw rw rw rw rw rw rw 7 6 5 4 3 2 1 DMAxDAx rw rw rw rw rw rw rw rw Адрес DMA получателя. Регистр адреса получателя указывает адрес получателя для одиночных переносов или первый адрес DMAxDAx Биты 15- получателя для блочных переносов. Регистр DMAxDA остается неизменным во время блочных или пакетно-блочных переносов.

DMAxSZ, адресный регистр размера DMA 15 14 13 12 11 10 9 DMAxSZx rw rw rw rw rw rw rw rw 7 6 5 4 3 2 1 DMAxSZx rw rw rw rw rw rw rw rw Объем (размер) DMA. Регистр объема DMA определяет количество байт/слов данных при переносе блока. Регистр DMAxSZ декрементируется при каждом переносе слова или байта. Когда DMAxSZ декрементируется до нуля, в него немедленно автоматически перезагружается предыдущее значение инициализации.

DMAxSZx Биты 15- 00000h – Перенос запрещен 00001h – Перенос одного байта или слова 00002h – Перенос двух байт или слов.

.

0FFFFh – Перенос 65535 байт или слов Библиотека Компэла Цифровые входы/выходы Раздел IX.

MSP430x1xxFamily MSP430x1xxFamily Цифровые входы/выходы В этом разделе описывается работа портов цифровых входов/выходов.

Порты P1-P2 имеются в устройствах MSP430x11xx. Порты Р1-Р3 реализо ваны в устройствах MSP430x12xx. Порты Р1-Р6 реализованы в устройствах MSP430x14, MSP430x15x и MSP430x16x.

9.1. Введение в цифровые входы/выходы Устройства MSP430 имеют до 6 портов цифровых входов/выходов от Р до Р6. Каждый порт имеет 8 выводов входа/выхода. Каждый вывод индиви дуально конфигурируется как вход или выход и каждая линия ввода/вывода может быть индивидуально считана или записана.

Порты Р1 и Р2 имеют возможность вызывать прерывание. Для каждой ли нии ввода/вывода портов Р1 и Р2 можно индивидуально разрешить прерыва ния и сконфигурировать их так, чтобы прерывание происходило по фронту или спаду входного сигнала. Все линии ввода/вывода порта Р1 являются источни ком одного вектора прерывания, а все линии ввода/вывода порта Р2 – источник другого вектора прерывания.

Цифровые входы/выходы обладают следующими возможностями:

• Независимые индивидуально программируемые входы/выходы;

• Любые комбинации входа или выхода;

• Индивидуально конфигурируемые прерывания от Р1 и Р2;

• Раздельные регистры данных для входов и выходов.

Pages:     | 1 || 3 | 4 |   ...   | 5 |



© 2011 www.dissers.ru - «Бесплатная электронная библиотека»

Материалы этого сайта размещены для ознакомления, все права принадлежат их авторам.
Если Вы не согласны с тем, что Ваш материал размещён на этом сайте, пожалуйста, напишите нам, мы в течении 1-2 рабочих дней удалим его.